Filtern
Dokumenttyp
- Bachelorarbeit (33) (entfernen)
Fachbereiche und Institute
- Elektrotechnik (ab März 2017) (33) (entfernen)
Schlagworte
- Abwärtswandler (1)
- Assertions (1)
- Bandgap (1)
- MBIST (1)
- Qt Creator (1)
- Referenzschaltung (1)
- SVA (1)
- SystemVerilog (1)
- Tiefsetzsteller (1)
- Verifikation (1)
Sprache
- Deutsch (33)
Volltext vorhanden
- ja (33) (entfernen)
In dieser Arbeit wird ein Low-Side Komparator entwickelt.
Der Low Side Komparator wird in die integrierte Schaltung eines Sägezahngenerators eingesetzt zur Verwendung in einem Tiefsetzsteller, welcher in einer 180nm CMOS Technologie entworfen worden ist und durch die Firma United Microelectronics Corporations (UMC) produziert werden soll.
Für die Entwicklung und Simulation der Schaltung des Komparators wird das Programm ,"Virtuoso 6.1-64b" des Softwareherstellers "Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme.
Diese Software bietet Simulationsmodelle für alle im Tiefsetzsteller verwendeten Bauteile.
In dieser Arbeit wird ein Low-Dropout Spannungsregler für einen synchronen Abwärtswandler/ Tiefsetzsteller (eng. step-down/Buck-Converter) entwickelt.
Im Rahmen des Projektes soll der integrierte Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt, in einer 180nm CMOS Technologie entworfen werden.
Für die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso“ des Softwareherstellers „Cadence Design Systems“ verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle für alle im Abwärtswandler verwendeten Bauteile.
Im Rahmen dieser Arbeit werden digitale Schaltungen für die Berechnung von
Quotienten und die Auswertung der Arkussinusfunktion entworfen und implementiert.
Da diese für die Entwicklung eines kompakten Winkelsensors benötigt
werden, wird für die Realisierung der CORDIC-Algotihmus verwendet, welcher
die Umsetzung und die Funktionsauswertung mit geringem Hardwareaufwand
auf einem FPGA erlaubt. Für die beiden Operationen wird in VHDL jeweils ein
Modul entworfen und simuliert und abschließend auf einem Testboard überprüft.
Durch die Simulation und die Tests wird die korrekte Funktion des Entwurfs sowie
dessen Genauigkeit bei der Berechnung über einen weiten Arbeitsbereich verifiziert.