Filtern
Dokumenttyp
- Bachelorarbeit (53) (entfernen)
Fachbereiche und Institute
- Elektrotechnik (ab März 2017) (33)
- Design (10)
- Angewandte Sozialwissenschaften (6)
- Informatik (2)
- Maschinenbau (2)
Schlagworte
- Sounddesign (3)
- Fotografie (2)
- Loop-Group (2)
- Ruhrgebiet (2)
- SLM (2)
- Selektives Laserschmelzen (2)
- urbaner Raum (2)
- 3D Druck (1)
- Abwärtswandler (1)
- Additive Fertigung (1)
Physical Unclonable Functions (PUFs) sind Schaltkreisprimitive, die abhängig von den unkontrollierbaren Schwankungen im Herstellungsprozess chip-spezifische und einzigartige Ausgaben erzeugen. Diese kostengünstigen und hocheffizienten Strukturen haben eine breite Palette von Anwendungsbereichen einschließlich Authentifizierung, Schlüsselgenerierung und IP-Schutz. In dieser Arbeit geht es um die FPGA-Implementierung einer Ringoszillator basierten Physically Unclonable Function, die mit dem Yosys-Framework auf einem Gatemate FPGA der Firma Cologne Chip implementiert werden soll.
Die vorliegende Arbeit befasst sich mit der FPGA Implementierung einer SRAM basierten Physically Unclonable Function, welche unter Verwendung der Synthesesoftware Yosys umgesetzt werden soll. Nach einer notwendigen Einführung in das GateMate FPGA 1A1 wird ein umfassender Überblick auf ein Block RAM (BRAM) gegeben. Basierend auf der VHDL Sprache wird ein Modul erstellt, das aus verschiedenen Untermodulen besteht, um die Daten des BRAMs über eine serielle Schnittstelle zu transferieren. Als Ergebnis werden die Daten ausgelesen und ausgewertet.
Diese Bachelorarbeit beschreibt den Entwurf von Leiterplatten mit Altium
Designer für die Auslesung eines Poldi- Sensors. Die Leiterplatte aus der
Betrieblichen Praxis, auf der die Spannungsversorgung des Sensorsystems
implementiert wurde, wurde überarbeitet und es wurden zwei Auslesekanäle
der Poldi Platine implementiert und getestet. Für die Ausgänge der
Spannungsversorgung auf der ersten Platine werden Terminalblöcke
verwendet. Die neu entworfenen Leiterplatten mit den Auslesekanälen des
Poldi- Sensors können damit verbunden werden, um versorgt zu werden.
Im Rahmen dieser Bachelorthesis wird ein Infrarot LED-Treiber auf Basis eines PCBs
entwickelt, welcher anschließend charakterisiert wird. Die Hauptbestandteile der Schaltung
bilden ein MOSFET und eine High-Power IR-LED. Der Fokus liegt hierbei auf der Analyse
des zeitlichen Verhaltens der Lichtemission der LED, um die Eignung dieser Schaltung für
ToF-Kameras zu untersuchen. Die vorliegenden Messergebnisse werden mithilfe von
Simulationen reproduziert, um eine Grundlage für die genauere Prüfung der Einflussfaktoren
zu erhalten.
In dieser Arbeit wird eine Treiberstufe für die Verwendung in einem synchronen Abwärts-wandler entwickelt.
Der Abwärtswandler hat das Ziel, eine Eingangsspannung von 3,3 V in eine Ausgangs-spannung von 1,2 V umzuwandeln. Der Schalter der Treiberstufe wird in einer 180nm CMOS Technologie entworfen und durch die Firma UMC (United Microelectronics Cor-poration) produziert.
Der entwickelte Schalter der Treiberstufe wird in einem synchronen Abwärtswandlers integriert und wird für alle Funktionen verifiziert.
Für den Entwurf und das Layout der Schaltung des Treibers wird die Software "Virtuoso 6.1-64b" des Herstellers "Cadence Design Systems" verwendet. Diese Software bietet Simulationsmodelle für alle im Abwärtswandler verwendeten Bauteile.
Diese Thesis handelt von der Konfiguration und Kalibrierung eines optischen Winkelge-bers, welcher mit einer Entwicklungsplatine verbunden ist. Auf dieser Platine befinden sich Bauteile, die Signale des optischen Winkelgebers erhalten. Die digitalen Ausgangs-signale der Bauteile auf der Entwicklungsplatine sind wiederum mit einem FPGA ver-bunden. Für die Konfiguration des FPGAs wird ein VHDL-Design zur Ansteuerung die-ser Bauteile entworfen. Außerdem wird eine Software zur Nutzung des VHDL-Designs entworfen.
Diese Bachelorarbeit beschreibt den Entwurf eines Testsystems zur Charakterisierung der Komponenten des MOPS-Chips, der im ATLAS Pixeldetektor am LHC eingesetzt werden soll. Der erste Schritt dazu war der Entwurf einer Leiterplatte mit Hilfe von Altium Designer. Mit Hilfe dieser Leiterplatte konnten dann die Komponenten des MOPS-Chips durch Messreihen auf ihre Funktionalität getestet und charakterisiert werden.
In dieser Arbeit wird ein Low-Dropout Spannungsregler für einen synchronen Abwärtswandler/ Tiefsetzsteller (eng. step-down/Buck-Converter) entwickelt.
Im Rahmen des Projektes soll der integrierte Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt, in einer 180nm CMOS Technologie entworfen werden.
Für die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso“ des Softwareherstellers „Cadence Design Systems“ verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle für alle im Abwärtswandler verwendeten Bauteile.
In dieser Bachelorthesis wird die Inbetriebnahme eines Kommunikationssystems sowie die Entwicklung einzelner Bestandteile erläutert. Das System beinhaltet eine Softwareoberfläche, über die ein CAN-Interface sowie ein I2C-Master angesteuert werden können. Diese sind über das jeweilige Bussystem an einen CAN-Controller bzw. I2C-Slave angeschlossen, welche beide auf demselben FPGA Baustein implementiert sind. Der CAN-Controller sowie das I2C-Slave sind über eine Brückenlogik verschaltet, die es in toto ermöglicht, dass Daten zwischen den Bussystemen übertragen werden können. Im Rahmen dieser Arbeit wurde die Brückenlogik und die Softwareoberfläche entwickelt.
Zusammenfassend kann gesagt werden, dass eine umfassende Untersuchung und Analyse eines Abwärtswandlers im Kontext eines Regelkreises wichtige Erkenntnisse über seine Leistungsfähigkeit, Stabilität und Zuverlässigkeit liefern kann. Die Auswahl der richtigen Komponenten wie Spulen, Kondensatoren und Widerstände sowie die optimale Einstellung der Regelparameter sind entscheidend, um die gewünschte Ausgangsspannung mit minimaler Welligkeit und hohem Wirkungsgrad zu erreichen.
Die Durchführung von AC-Analysen, insbesondere im Bode-Diagramm, ermöglicht eine genaue Abschätzung des Amplituden- und hasenverhaltens des Regelkreises. Dabei ist die Phasenreserve ein entscheidender Faktor für die Stabilität des Systems. Eine ausreichende Phasenreserve stellt sicher, dass der Regelkreis auf Änderungen reagieren kann, ohne in instabile Zustände zu geraten. Ein stabiler Regelkreis ist für eine zuverlässige Leistung und eine effektive Regelung unerlässlich. Insgesamt verdeutlicht die Analyse des Abwärtswandlers als Teil eines Regelkreises die komplexen Zusammenhänge zwischen den elektrischen Komponenten, den Regelparametern und der Systemstabilität. Durch eine sorgfältige Abstimmung und Optimierung dieser Parameter können robuste und zuverlässige Stromversorgungslösungen entwickelt werden, die den Anforderungen eines breiten Anwendungsspektrums gerecht werden.
Darüber hinaus bietet die stromgeführte Regelung im Vergleich zur spannungsgeführten Regelung mehrere Vorteile. Sie ermöglicht eine verbesserte Stabilität, eine bessere Dynamik und eine geringere Empfindlichkeit gegenüber Laständerungen. In einigen Anwendungen kann
die stromgeführte Regelung auch einfacher zu implementieren sein.
Memory-Testalgorithmen können in einer abstrakten Beschreibungssprache beschrieben werden, dessen Grammatik jedoch nicht ausreicht, um Scrambling im Memory zu be- rücksichtigen. Nach einer Grammatikerweiterung können Properties in der Hardware- Verifikationssprache SystemVerilog-Assertions aus dieser Beschreibung formuliert werden, die für eine Verifikation des Verhaltens des Memory-Interfaces eines Memory-Built-In- Self-Tests geeignet sind. Die Properties werden verwendet, um ein gegebenes Design zu verifizieren. In der Simulation werden Abweichungen von der ursprünglichen Spezifikation der Testalgorithmen erkannt.
Es werden Konzepte für die Automatisierung der Generierung von Properties erarbeitet, die anschließend in einem Software-System implementiert werden. Das Software-System unterstützt die Generierung von Assertions für March, SCAN und MATS Algorithmen mit beliebiger Länge, sowie einige Checkerboard und Initialisierungsalgorithmen, bei de- nen Scrambling berücksichtigt werden muss. Abschließend werden nötige Änderungen der Softwarearchitektur und Grammatik diskutiert, welche die Unterstützung weiterer Test- algorithmen ermöglichen.
In dieser Arbeit wird ein Low-Side Komparator entwickelt.
Der Low Side Komparator wird in die integrierte Schaltung eines Sägezahngenerators eingesetzt zur Verwendung in einem Tiefsetzsteller, welcher in einer 180nm CMOS Technologie entworfen worden ist und durch die Firma United Microelectronics Corporations (UMC) produziert werden soll.
Für die Entwicklung und Simulation der Schaltung des Komparators wird das Programm ,"Virtuoso 6.1-64b" des Softwareherstellers "Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme.
Diese Software bietet Simulationsmodelle für alle im Tiefsetzsteller verwendeten Bauteile.
Inhalt dieser Arbeit ist der Entwurf und der Aufbau eines Photodiodenverstärkers. Mithilfe der erstellten Platine kann die Detektion von Laserpulsen einer ToF-Ka-mera erfolgen. Dazu werden spezifische Bauteile ausgesucht und mit der Software Cadence simuliert. Anschließend wird die Platine mit der Software Altium Desig-ner entworfen. Als letztes wird die Schaltung auf ihre Funktionalität überprüft und im Zusammenspiel mit der Kamera getestet.
Ziel dieser Arbeit ist, die Entwicklung einer DA-Wandler-Ansteuerung unter Nutzung einer Qt-Anwendung.
Diese Arbeit ist eine Fortsetzung des im Rahmen der betrieblichen Praxis
durchgeführten Projektes, in dessen Rahmen die Steuerung eines Digital-Ana-log-Wandlers in VHDL entworfen wurde.
Die beiden Arbeiten sind wiederum Bestandteil des POLDI-Projekts, welches zum Ziel hat mit Hilfe von polarisiertem Licht einen berührungslosen Win-kelsensor zu entwickeln.
Bedingt durch die zunehmende Bedeutung des Selektiven Laserschmelzens wird innerhalb des Fachbereichs Maschinebau der FH Dortmund an der Weiterentwicklung und Lehre des Selektiven Metall-Laserschmelzens gearbeitet.
Zum Erreichen eines tieferen Prozessverständnisses sowie einer effizienteren Parametrisierung werden in der vorliegenden wissenschaftlichen Arbeit die Zusammenhänge zwischen Prozessparametern und Bauteileigenschaften untersucht. Dabei wurde im Rahmen experimenteller Versuche kein signifikanter Unterschied zwischen neuem und aufbereitetem Ausgangsmaterial (1.4404 Pulver) detektiert. Durch die Analyse der vorhandenen Parametersätze wurden die Haupteinflussfaktoren für die Bauteileigenschaften identifiziert. Darüber hinaus wurde der Zusammenhang zwischen Energieeintrag und Schmelzspurbreite sowie die Korrelation zwischen Energieeintrag und Gefügedichte bestätigt.
E-Government, Open Government und ihr Einfluss auf Smart-City-Initiativen: Eine Sachstandsanalyse
(2019)
Durch den zunehmenden Einsatz von Informations- und Kommunikationstechnik (IKT) im privaten Sektor steigen die Erwartungen der Menschen an den öffentlichen Sektor. E-Government, Open Government und Smart-City-Initiativen sind die drei Konzepte, die den Einsatz von IKT im öffentlichen Sektor direkt oder indirekt thematisieren. Alle drei Konzepte haben gemein, dass sie ein enormes wirtschaftliches Potenzial haben.
Diese Arbeit untersucht anhand einer Analyse umfangreicher, einschlägiger Literatur und der Durchführung leitfadengestützter Experteninterviews, ob und inwiefern sich diese drei Konzepte beeinflussen, um den öffentlichen Sektor vergleichbar zum privaten zunehmend digitaler zu gestalten. Ergebnis ist ein theoretisches Modell, dass die drei Konzepte zusammenführt und deren Wechselwirkungen und Synergien beschreibt:
E-Government kultiviert technisch und organisatorisch die drei Säulen des Open Governments: Transparenz, Partizipation und Kollaboration. Im Gegenzug produziert Open Government Akzeptanz und Vertrauen in Richtung E-Government, die maßgeblich für die Adoption entsprechender E-Government-Dienste durch die Stakeholder sind. Die theoretische Zusammenführung von E-/Open Government und Smart-City-Initiativen gelingt durch die Betrachtung der Struktur, der Ziele und Chancen sowie der Voraussetzungen und Herausforderungen der drei Konzepte. Das E-/Open-Government-Konstrukt konstituiert die Smart Governance, die das Fundament jeder Smart-City-Initiative darstellt. Die gemeinsamen Ziele, die E-/Open-Government- und Smart-City-Projekte verfolgen, werden unter dem Terminus Public Value zusammengefasst. Als direkter Gegenspieler des Public Values wird Digital Divide verstanden und stellt mit dem fehlenden Vertrauen der Stakeholder in die Governance und Technologie die größte Herausforderung dar. Bedeutende Konzepte wie z.B. Big Data, Smart Citizen oder Citizensourcing sind wichtige Voraussetzungen und bilden somit das Fundament für E-/Open-Government und Smart-City-Initiativen.
Eine erste Überprüfung des Modells am Beispiel Estland zeigt, dass sich die theoretischen Konzepte durchaus im realen Umfeld wiederfinden. Um das theoretische Modell fundierter zu belegen, bedarf es weiterer empirischer Beweise, die jedoch nur durch entsprechende Projekte erbracht werden können, die von Beginn an wissenschaftlich begleitet werden.
Die vorliegende Bachelor-Thesis untersucht die klangliche Darstellung der Stadt in Filmen der französischen Nouvelle Vague. Dafür werden zunächst bereits etablierte Begrifflichkeiten und Kategorisierungsmöglichkeiten der akustischen Erscheinungsform realer Großstädte dargelegt und definiert. Anschließend wird auf die Bedeutung der engen Verbindung von Stadt und Film eingegangen und es wird untersucht, welche typischen Darstellungsarten und Themen der Stadt im Film zu finden sind. Unter der Berücksichtigung der dargelegten Eigenschaften wird ferner die klangliche Darstellung der Stadt anhand einer Auswahl exemplarischer Filme der Nouvelle Vague untersucht.