FPGA Implementierung einer SRAM basierten Physically Unclonable Function
- Die vorliegende Arbeit befasst sich mit der FPGA Implementierung einer SRAM basierten Physically Unclonable Function, welche unter Verwendung der Synthesesoftware Yosys umgesetzt werden soll. Nach einer notwendigen Einführung in das GateMate FPGA 1A1 wird ein umfassender Überblick auf ein Block RAM (BRAM) gegeben. Basierend auf der VHDL Sprache wird ein Modul erstellt, das aus verschiedenen Untermodulen besteht, um die Daten des BRAMs über eine serielle Schnittstelle zu transferieren. Als Ergebnis werden die Daten ausgelesen und ausgewertet.
Dokumentart: | Bachelorarbeit |
---|---|
Verfasserangaben: | Idriss Karmadi |
Verlagsort: | Dortmund |
Gutachter*in: | Felix Schneider |
Betreuer: | Michael Karagounis |
Sprache: | Deutsch |
URN: | urn:nbn:de:hbz:dm13-32932 |
DOI: | https://doi.org/10.26205/opus-3293 |
Jahr der Fertigstellung: | 2022 |
Veröffentlichende Institution: | Fachhochschule Dortmund |
Verleihende Institution: | Fachhochschule Dortmund |
Datum der Abschlussprüfung: | 26.08.2022 |
Datum der Freischaltung: | 23.08.2022 |
Seitenzahl: | 63 |
Fachbereiche und Institute: | Elektrotechnik (ab März 2017) |
DDC-Sachgruppen: | 600 Technik, Medizin, angewandte Wissenschaften / 620 Ingenieurwissenschaften und Maschinenbau / 621.3 Elektrotechnik, Elektronik |
Abschlussarbeiten: | Bachelorarbeiten |
Lizenz (Deutsch): | Creative Commons - CC BY - Namensnennung 4.0 International |