TY - CHAP U1 - Buchbeitrag A1 - Höttger, Robert A1 - Igel, Burkhard A1 - Spinczyk, Olaf T1 - On reducing busy waiting in AUTOSAR via task-release-delta-based runnable reordering T2 - Proceedings of the 2017 Design, Automation & Tes in Europe (DATE) : 27-31 March 2017, Swisstech, Lausanne, Switzerland Y1 - 2017 SP - 1510 EP - 1515 PB - IEEE CY - Piscataway, NJ ER - TY - THES U1 - Master Thesis A1 - Heimann, André T1 - Entwicklung einer mobilen SCADA-Einheit für energietechnische Schaltanlagen auf Basis der Norm IEC 60870-5-104 unter Java N2 - Die Masterthesis Entwicklung einer mobilen SCADA-Einheit für energietechnische Schaltanlagen auf Basis der Norm IEC 60870-5-104 unter Java umfasst die Programmierung einer mobilen SCADA-Einheit für energietechnische Schaltanlagen. Dabei wird im Rahmen dieser Arbeit ein der Norm IEC 60870-5-104 entsprechender Client entwickelt. Dieser Client regelt mittels einer Schnittstelle die Kommunikation zwischen einer Benutzeroberfläche und einem Fernwirkgerät. Die Benutzeroberfläche ist für einfache Schaltanlagen parametrierbar. Prüfprozeduren sorgen für einen reibungslosen Kommunikationsfluss. In Melderichtung werden die empfangenen Informationen genutzt, um ein Prozesszustandsbild der Schaltanlage zu erstellen. In Befehlsrichtung können Sollwerte und Doppelbefehle abgesetzt werden. Zum Ausbau der Datensicherung können die Parameter in einer Datenbanksicherung angelegt werden. Mit der mobilen SCADA-Einheit kann mit einem Fernwirkgerät eines beliebigen Herstellers über die Norm IEC 60870-5-104 kommuniziert werden und diese als Displaysteuerung eingesetzt werden. KW - Energieautomation Y2 - 2017 U6 - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-21069 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-21069 SP - 104 S1 - 104 ER - TY - THES U1 - Master Thesis A1 - Fariad, Dardae T1 - Entwicklung und Validierung einer Simulationsumgebung mit fernwirk- und stationsleittechnischen Funktionen und IEC 60870-5-104 Kommunikation unter Java N2 - Die Masterthesis Entwicklung und Validierung einer Simulationsumgebung mit fernwirk und stationsleittechnischen Funktionen und IEC 60870-5-104 Kommunikation unter Java umfasst die Implementierung einer Simulationsumgebung zur Veranschaulichung fernwirk- und stationsleittechnischer Vorgänge in Kombination mit einer IEC 60870-5-104 Kommunikation. Die Simulationsumgebung ist dabei als IEC 60870-5-104-Server definiert. Nach der Stationsinitialisierung und der Übertragungssteuerung kann die Simulationsumgebung Telegramme in Steuerungsrichtung empfangen, analysieren und entsprechende fernwirk- und stationsleittechnische Vorgänge auslösen. In Melderichtung sind spontane Prozessänderungen oder durch Steuervorgänge ausgelöste Änderungen durch Generierung und Übertragung von Telegrammen umzusetzen. Mit der Simulationsumgebung können durch eine IEC 60870-5-104 Kommunikation ausgelöste Vorgänge innerhalb eines Fernwirkgerätes sowie anhand einer Prozesssimulation demonstriert werden. KW - Energieautomation Y2 - 2018 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-21443 U6 - https://doi.org/10.26205/opus-2144 DO - https://doi.org/10.26205/opus-2144 SP - IV, 123 S1 - IV, 123 ER - TY - THES U1 - Bachelor Thesis A1 - Guellaf, Othmane T1 - Entwicklung einer Ansteuerung eines an einem FPGA angeschlossenen DA-Wandlers unter Nutzung einer QT-Anwendung N2 - Ziel dieser Arbeit ist, die Entwicklung einer DA-Wandler-Ansteuerung unter Nutzung einer Qt-Anwendung. Diese Arbeit ist eine Fortsetzung des im Rahmen der betrieblichen Praxis durchgeführten Projektes, in dessen Rahmen die Steuerung eines Digital-Ana-log-Wandlers in VHDL entworfen wurde. Die beiden Arbeiten sind wiederum Bestandteil des POLDI-Projekts, welches zum Ziel hat mit Hilfe von polarisiertem Licht einen berührungslosen Win-kelsensor zu entwickeln. Y2 - 2018 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30664 U6 - https://doi.org/10.26205/opus-3066 DO - https://doi.org/10.26205/opus-3066 SP - 44 S1 - 44 ER - TY - THES U1 - Bachelor Thesis A1 - Deniz, Sahin T1 - Entwurf eines Low-Drop Out Regulators in 180nm CMOS Technologie für die Verwendung in einem synchronen DC-DC Spannungswandler N2 - In dieser Arbeit wird ein Low-Dropout Spannungsregler für einen synchronen Abwärtswandler/ Tiefsetzsteller (eng. step-down/Buck-Converter) entwickelt. Im Rahmen des Projektes soll der integrierte Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt, in einer 180nm CMOS Technologie entworfen werden. Für die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso“ des Softwareherstellers „Cadence Design Systems“ verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle für alle im Abwärtswandler verwendeten Bauteile. Y2 - 2018 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30423 U6 - https://doi.org/10.26205/opus-3042 DO - https://doi.org/10.26205/opus-3042 SP - 86 S1 - 86 ER - TY - THES U1 - Bachelor Thesis A1 - Mokrane, Oussama T1 - Entwicklung eines Low-Side Komparators für einen Sägezahngenerator zur Verwendung in einem Tiefsetzsteller in 180nm CMOS Technologie N2 - In dieser Arbeit wird ein Low-Side Komparator entwickelt. Der Low Side Komparator wird in die integrierte Schaltung eines Sägezahngenerators eingesetzt zur Verwendung in einem Tiefsetzsteller, welcher in einer 180nm CMOS Technologie entworfen worden ist und durch die Firma United Microelectronics Corporations (UMC) produziert werden soll. Für die Entwicklung und Simulation der Schaltung des Komparators wird das Programm ,"Virtuoso 6.1-64b" des Softwareherstellers "Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit größten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle für alle im Tiefsetzsteller verwendeten Bauteile. Y2 - 2018 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30476 U6 - https://doi.org/10.26205/opus-3047 DO - https://doi.org/10.26205/opus-3047 SP - 63 S1 - 63 ER - TY - THES U1 - Bachelor Thesis A1 - Choukri, Yassine T1 - Entwurf und Layout einer Treiberstufe für die Verwen-dung in einem synchronen Abwärtswandler N2 - In dieser Arbeit wird eine Treiberstufe für die Verwendung in einem synchronen Abwärts-wandler entwickelt. Der Abwärtswandler hat das Ziel, eine Eingangsspannung von 3,3 V in eine Ausgangs-spannung von 1,2 V umzuwandeln. Der Schalter der Treiberstufe wird in einer 180nm CMOS Technologie entworfen und durch die Firma UMC (United Microelectronics Cor-poration) produziert. Der entwickelte Schalter der Treiberstufe wird in einem synchronen Abwärtswandlers integriert und wird für alle Funktionen verifiziert. Für den Entwurf und das Layout der Schaltung des Treibers wird die Software "Virtuoso 6.1-64b" des Herstellers "Cadence Design Systems" verwendet. Diese Software bietet Simulationsmodelle für alle im Abwärtswandler verwendeten Bauteile. Y2 - 2019 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30531 U6 - https://doi.org/10.26205/opus-3053 DO - https://doi.org/10.26205/opus-3053 SP - 53 S1 - 53 ER - TY - THES U1 - Bachelor Thesis A1 - Kuka, Armin T1 - Entwurf einer I2C zu CAN Brückenlogik in VHDL und Entwicklung einer Softwareumgebung zur Durchführung von Systemtests N2 - In dieser Bachelorthesis wird die Inbetriebnahme eines Kommunikationssystems sowie die Entwicklung einzelner Bestandteile erläutert. Das System beinhaltet eine Softwareoberfläche, über die ein CAN-Interface sowie ein I2C-Master angesteuert werden können. Diese sind über das jeweilige Bussystem an einen CAN-Controller bzw. I2C-Slave angeschlossen, welche beide auf demselben FPGA Baustein implementiert sind. Der CAN-Controller sowie das I2C-Slave sind über eine Brückenlogik verschaltet, die es in toto ermöglicht, dass Daten zwischen den Bussystemen übertragen werden können. Im Rahmen dieser Arbeit wurde die Brückenlogik und die Softwareoberfläche entwickelt. Y2 - 2019 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30610 U6 - https://doi.org/10.26205/opus-3061 DO - https://doi.org/10.26205/opus-3061 SP - 76 S1 - 76 ER - TY - THES U1 - Bachelor Thesis A1 - Demske, Conrad T1 - Entwurf eines VHDL-Designs und einer Applikationssoftware zur Konfiguration und Kalibrierung eines optischen Winkelgebers N2 - Diese Thesis handelt von der Konfiguration und Kalibrierung eines optischen Winkelge-bers, welcher mit einer Entwicklungsplatine verbunden ist. Auf dieser Platine befinden sich Bauteile, die Signale des optischen Winkelgebers erhalten. Die digitalen Ausgangs-signale der Bauteile auf der Entwicklungsplatine sind wiederum mit einem FPGA ver-bunden. Für die Konfiguration des FPGAs wird ein VHDL-Design zur Ansteuerung die-ser Bauteile entworfen. Außerdem wird eine Software zur Nutzung des VHDL-Designs entworfen. Y2 - 2019 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30631 U6 - https://doi.org/10.26205/opus-3063 DO - https://doi.org/10.26205/opus-3063 SP - 99 S1 - 99 ER - TY - THES U1 - Bachelor Thesis A1 - Nurullah, Özkan T1 - Konfiguration und Inbetriebnahme des FTDI 2232H Mini Moduls als I2C Schnittstelle N2 - In dieser Arbeit wird der Aufbau einer Verbindung zwischen einem Linux Rechner unter Verwendung der Programmierumgebung QT-Creator und der D2XX Bibliothek erläutert. Anschließend wird das Mini Modul als I2C-Schnittstelle konfiguriert, und für die Kommunikation mit dem Speicherbaustein EEPROM 24LC256 über das I2C Protokoll verwendet. Zur Umsetzung dieser Ziele wurde eine GUI zur Steuerung des Mini Moduls programmiert und eine Testplatine für die Platzierung der benötigten Bauteile erstellt. Die mit der GUI programmierte Applikationssoftware erlaubte zunächst nur die Aktivierung von einzelnen LEDs, die auf der Platine angebracht und mit dem Mini-Modul verbunden waren. Schließlich wurde die GUI und die Applikationssoftware um die Ansteuerung des Mini Moduls als I2C-Schnittstelle erweitert, so dass eine I2C Datenübertragung gestartet und die empfangenen Daten ausgewertet werden konnten. Als letztes wurde der Datentransfer anhand eines Oszilloskops überwacht und analysiert. Y2 - 2019 UN - https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30651 U6 - https://doi.org/10.26205/opus-3065 DO - https://doi.org/10.26205/opus-3065 SP - 108 S1 - 108 ER -