@phdthesis{Smaalia2023, type = {Bachelor Thesis}, author = {Smaalia, Mohamed Mansour}, title = {Programmierung eines STM32-Mikrocontrollers als steuerbares Spannungsmessger{\"a}t mit SCPI-Schnittstelle}, doi = {10.26205/opus-3669}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36698}, pages = {80}, year = {2023}, abstract = {Ziel dieser Bachelorarbeit ist es, einen Mikrocontroller mit integriertem A/D-Wandler so zu konfigurieren, dass er als Spannungsmessger{\"a}t verwendet werden kann, welches mit SCPI-Befehlen gesteuert werden kann. In diesem Projekt wird das STM32L476 Nucleo Board mit acht unabh{\"a}ngigen ADC Kan{\"a}len verwendet. Zur Kommunikation mit dem Board und zum Testen der Programmierung des Mikrocontrollers wurde eine Qt-Applikation entwickelt. Die Qt-Anwendung sendet einen Befehl an den Mikrocontroller. Der Mikrocontroller empf{\"a}ngt den Befehl und auf Basis dieses Befehls wird der entsprechende entsprechende Anweisung ausgef{\"u}hrt.}, language = {de} } @phdthesis{Henkemeier2023, type = {Bachelor Thesis}, author = {Henkemeier, Hendrik}, title = {Das semantische Potential chorischer Atmosph{\"a}ren (Loop-Groups) im Film}, doi = {10.26205/opus-3670}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36700}, pages = {84}, year = {2023}, abstract = {Volltext-Dokument wurde aufgrund notwendiger Korrekturen auf Wunsch des Urhebers entfernt. Die korrigierte Version ist unter folgendem Link erreichbar: https://opus.bsz-bw.de/fhdo/frontdoor/index/index/searchtype/latest/docId/3721/start/0/rows/10 Die vorliegende Arbeit behandelt den semantischen Mehrwert von chorischen Atmo- sph{\"a}ren. Dabei lege ich meinen Fokus auf den gestalterischen Nutzen von Loop Groups im Filmton. Auff{\"a}llig und interessant ist, dass es bisher wenig inhaltliche Aus- einandersetzung oder Forschung zu dem Thema gibt. Nach vorherigen Definitionen untersuche ich die Entwicklung chorischer Atmosph{\"a}ren vom antiken griechischen Theater bis zum modernen Film. Untersuchungs- schwerpunkt sind drei Filmanalysen von drei sehr unterschiedlichen Filmen der 1990er- bis 2010er-Jahre („Mighty Aphrodite", „Se7en", „Sicario" und „Das Parfum"). Die Analysen zeigen, dass die gestalterischen Mittel und die gestalterischen M{\"o}glich- keiten zahlreich und in ihren Zielen und Wirkungen auf das Publikum vielf{\"a}ltig sind. Folgende Schlussfolgerungen gehen aus der Untersuchung hervor: Loop Groups k{\"o}nnen unter anderem kommentierend, aufmerksamkeitslenkend oder stimmungs- verst{\"a}rkend sein, die Gr{\"o}ße oder Lage des Handlungsorts verdeutlichen oder sogar inhaltlich zur Geschichte beitragen. Auch k{\"o}nnen sie f{\"u}r surreale Szenen verwendet werden. Aus dieser Vielfalt von Einsatzm{\"o}glichkeiten chorischer Elemente leitet sich im zweiten Teil der Untersuchung ab, dass die Verwendung im Produktionsprozess eines Films fr{\"u}hzeitig und umfassend geplant und vorbereitet sein muss, um optimale Ergebnisse zu erzielen. Das betrifft das Casting geeigneter Sprecherinnen und Sprecher, die Wahl der idealen Aufnahmetechnik und die (Ton)-Regief{\"u}hrung. Der Exkurs der Arbeit zeigt weitere technische M{\"o}glichkeiten der Herstellung von Loop Groups auf, wie zum Beispiel „Sound Particles" und beschreibt und bewertet Entwicklungen, die im Verlauf der Corona-Pandemie entstanden sind. Aufgrund dieser Ergebnisse l{\"a}sst sich nun gezielter mit Loop Groups arbeiten, was anhand der Bachelorarbeit „Between Two Lines" verdeutlicht wurde.}, language = {de} } @phdthesis{Biermann2023, type = {Bachelor Thesis}, author = {Biermann, Raphael}, title = {Entwicklung eines Software-Systems zur Automatisierung der Assertion-Generation f{\"u}r die Verifikation eines Memory-Built-In-Self-Tests mithilfe einer Beschreibungssprache f{\"u}r Memory-Testalgorithmen}, doi = {10.26205/opus-3394}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33948}, pages = {76}, year = {2023}, abstract = {Memory-Testalgorithmen k{\"o}nnen in einer abstrakten Beschreibungssprache beschrieben werden, dessen Grammatik jedoch nicht ausreicht, um Scrambling im Memory zu be- r{\"u}cksichtigen. Nach einer Grammatikerweiterung k{\"o}nnen Properties in der Hardware- Verifikationssprache SystemVerilog-Assertions aus dieser Beschreibung formuliert werden, die f{\"u}r eine Verifikation des Verhaltens des Memory-Interfaces eines Memory-Built-In- Self-Tests geeignet sind. Die Properties werden verwendet, um ein gegebenes Design zu verifizieren. In der Simulation werden Abweichungen von der urspr{\"u}nglichen Spezifikation der Testalgorithmen erkannt. Es werden Konzepte f{\"u}r die Automatisierung der Generierung von Properties erarbeitet, die anschließend in einem Software-System implementiert werden. Das Software-System unterst{\"u}tzt die Generierung von Assertions f{\"u}r March, SCAN und MATS Algorithmen mit beliebiger L{\"a}nge, sowie einige Checkerboard und Initialisierungsalgorithmen, bei de- nen Scrambling ber{\"u}cksichtigt werden muss. Abschließend werden n{\"o}tige {\"A}nderungen der Softwarearchitektur und Grammatik diskutiert, welche die Unterst{\"u}tzung weiterer Test- algorithmen erm{\"o}glichen.}, language = {de} } @phdthesis{Schreiter2023, type = {Bachelor Thesis}, author = {Schreiter, Lucas}, title = {Konzepte zur Steigerung der Resilienz gegen{\"u}ber strahleninduzierten Logikfehlern des MOPS-HUB FPGA Entwurfs im Kontrollsystem des ATLAS Pixeldetektors}, doi = {10.26205/opus-3393}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33932}, pages = {80}, year = {2023}, abstract = {Diese Arbeit besch{\"a}ftigt sich mit zwei Konzepten zur Steigerung der Resilienz gegen{\"u}ber strahleninduzierten Logikfehlern des MOPS-HUB FPGA Entwurfs im Kontrollsystem des ATLAS Pixeldetektors am CERN. Um die Genauigkeit und Zuverl{\"a}ssigkeit der Detektordaten zu gew{\"a}hrleisten, m{\"u}ssen die elektronischen Systeme robust und fehlertolerant gegen{\"u}ber einer strahlenbelasteten Umgebung sein. Zum einen wird die M{\"o}glichkeit der partiellen Rekonfiguration von Xilinx FPGAs als Methode zur Fehlerbereinigung des FPGA Konfigurationsspeichers n{\"a}her vorgestellt. Es wurde ein Testentwurf und ein Programm zur teilweisen Rekonfiguration des FPGA aus der Anwenderlogik heraus mittels ICAP entwickelt. Als zweites Konzept wurde sich mit der Anwendung von TMR auf den MOPS-HUB Entwurf besch{\"a}ftigt. Es wurden Tools entworfen, welche den manuellen Aufwand der Implementierung von TMR reduzieren und bei der Validierung unterst{\"u}tzen.}, language = {de} } @phdthesis{Yaman2023, type = {Bachelor Thesis}, author = {Yaman, Nurullah}, title = {Entwurf eines Testsystems zur Charakterisierung der Komponenten des Monitoring of Pixel System Chips im ATLAS Pixeldetektor am LHC}, doi = {10.26205/opus-3370}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33700}, pages = {89}, year = {2023}, abstract = {Diese Bachelorarbeit beschreibt den Entwurf eines Testsystems zur Charakterisierung der Komponenten des MOPS-Chips, der im ATLAS Pixeldetektor am LHC eingesetzt werden soll. Der erste Schritt dazu war der Entwurf einer Leiterplatte mit Hilfe von Altium Designer. Mit Hilfe dieser Leiterplatte konnten dann die Komponenten des MOPS-Chips durch Messreihen auf ihre Funktionalit{\"a}t getestet und charakterisiert werden.}, language = {de} } @phdthesis{Ben Slimane2023, type = {Bachelor Thesis}, author = {Ben Slimane, Nader}, title = {Stabilisierung eines Low-Drop Out Spannungsreglers mit Hilfe eines Source-Folger basiertens Spannungsbuffers}, doi = {10.26205/opus-3369}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33698}, pages = {61}, year = {2023}, abstract = {In dieser Arbeit wird ein Low-Dropout Spannungsregler f{\"u}r einen synchronen Abw{\"a}rtswandler/Tiefsetzsteller (eng. Step-Down/Buck-Converter) entwickelt. Im Rahmen des Projektes soll ein integrierter Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 3,1 V umwandelt, in einer 180nm CMOS Technologie entworfen werden. F{\"u}r die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso" des Softwareherstellers „Cadence Design Systems" verwendet.}, language = {de} } @phdthesis{Drissi El Bouzaidi2023, type = {Master Thesis}, author = {Drissi El Bouzaidi, Achraf}, title = {Entwurf von seriellen Schnittstellen zur Konfiguration und Test integrierter Schaltkreise}, doi = {10.26205/opus-3368}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33685}, pages = {148}, year = {2023}, abstract = {Diese Masterarbeit befasst sich mit der Entwicklung von serieller Schnittstelle zur Konfiguration und {\"U}berpr{\"u}fung von integrierten Schaltungen. Das Projekt behandelt zum einen die Umsetzung eines I2C-Master-Interfaces in Verilog und die Optimiereung und Erweiterung der Schaltung. Der Hauptfokus liegt jedoch auf der Implementierung des JTAG (Joint Test Action Group) Protokolls in Verilog. Der Bericht gliedert sich in zwei Teile. Der erste Teil befasst sich mit den grundlegenden Funktionen des I2C-Master gem{\"a}ß der NXP-UM10204 Spezifikation. Hier wird dargestellt, wie die Grundschaltung implementiert wurde und wie die implementierten Module genutzt werden k{\"o}nnen. Der Hauptbestandteil besch{\"a}ftigt sich mit den grundlegenden Konzepten des JTAG-Standards und seiner praktischen Anwendung. Es wird demonstriert, wie das JTAGProtokoll in Verilog umgesetzt wurde und wie es zur {\"U}berpr{\"u}fung und Konfiguration des Zustands eines integrierten Schaltkreises genutzt werden kann. Der Bericht schließt mit der Simulation von Testf{\"a}llen und einer Zusammenfassung der Ergebnisse.}, language = {de} } @phdthesis{Christiani2023, type = {Master Thesis}, author = {Christiani, Stanislav}, title = {Entwurf eines integrierten 3-Level Abw{\"a}rtswandlers in einer 180nm CMOS Technologie}, doi = {10.26205/opus-3361}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33610}, pages = {80}, year = {2023}, abstract = {In dieser Arbeit wird ein 3-Level-Abw{\"a}rtswandler unter idealen und realen Bedingungen analysiert. Unter idealen Bedingungen werden der Tastgrad, die Induktivit{\"a}t und Kapazit{\"a}t des LC-Gliedes, die Stromwelligkeit, die Ausgangsspannungswelligkeit, die Spannung und die Spannungswelligkeit am fliegenden Kondensator sowie die {\"U}bertragungsfunktion des 3-Level-Abw{\"a}rtswandler diskutiert und hergeleitet. Unter realen Bedienungen werden die Implementierung des fliegenden Kondensators und die zeitliche Fehlanpassung zwischen den beiden Schaltsignalen diskutiert. Die {\"U}bertragungsfunktion des PID-Kompensators wird ausf{\"u}hrlich beschrieben und hergeleitet. Ziel dieser Arbeit ist es, einen 3-Level-Abw{\"a}rtswandler in einer 180nm CMOS Technologie unter Zuhilfenahme der Entwicklungssoftware „Cadence Virtuoso" zu entwerfen und durch Simulationen zu analysieren. Bei einer gegebenen Eingangsspannung von 3 V soll der Wandler eine Spannung von 1 V f{\"u}r einen maximalen Laststrom von 400 mA ausgeben. Die Welligkeit der Ausgangsspannung darf 10 mV nicht {\"u}berschreiten und die Schaltfrequenz soll bei 4 MHz liegen.}, language = {de} } @phdthesis{Kobyaoglu2023, type = {Bachelor Thesis}, author = {Kobyaoglu, Ferhan}, title = {Charakterisierung integrierter Dioden mit linearen Polarisationsfiltern und eines Transimpedanzverst{\"a}rkers in einer 65nm CMOS Technologie zur Verwendung in der optischen Winkelmessung}, doi = {10.26205/opus-3354}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33545}, pages = {133}, year = {2023}, abstract = {Diese Bachelorthesis beschreibt die Charakterisierung integrierter Dioden mit linearen Polarisationsfiltern und eines Tranzimpedanzverst{\"a}rkers in einer 65nm CMOS Technologie zur Verwendung in der optischen Winkelmessung. Dazu wurde zun{\"a}chst f{\"u}r den Testchip, auf dem sich die verschiedenen Dioden mit unterschiedlichen Polarisationsfiltern und der Transimpedanzverst{\"a}rker befinden, eine passende Leiterplatte mittels Altium Designer entworfen. Mithilfe dieser Leiterplatte konnten Messungen durchgef{\"u}hrt werden, um festzustellen, ob diese Technologie f{\"u}r die Verwendung als optischer Winkelsensor geeignet ist.}, language = {de} } @phdthesis{Salkovic2023, type = {Master Thesis}, author = {Salkovic, Edis}, title = {Entwicklung eines Mixed-Signal-Frontends f{\"u}r die Validierung von integrierten Halbleitern im Automobil-Temperaturbereich}, doi = {10.26205/opus-3359}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33597}, pages = {109}, year = {2023}, abstract = {Im Rahmen dieser Masterthesis soll die bereits im Rahmen meiner Masterstudienarbeit entwickelte Frontend-Platine best{\"u}ckt und im Zusammenspiel mit einem Zedboard in Betrieb genommen werden. Das Zedboard ist mit einem Baustein von Xilinx best{\"u}ckt, der sowohl einen FPGA als auch einen ARM-Mikrocontroller beinhaltet. Der FPGA-Mikrocontroller wurde bereits so konfiguriert, dass SPI Schnittstellen implementiert sind, die f{\"u}r die Ansteuerung der ADCs und DACs verwendet werden k{\"o}nnen. Die Aufgabe dieser Masterthesis besteht darin die Software f{\"u}r den ARM-Mikrocontroller unter Petalinux zu schreiben, mit der die SPI Schnittstellen gelesen und beschrieben werden k{\"o}nnen. Der Softwareteil, welcher wesentlicher Bestandteil der Thesis ist, konnte zufriedenstellend gel{\"o}st werden, sodass alle gew{\"u}nschten Funktionen enthalten sind. Die Frontendplatine aus der Masterstudienarbeit wurde {\"u}berarbeitet und eine zweite Version angefertigt, welche bis auf einige kleine Fehler gut funktioniert.}, language = {de} }