@phdthesis{Kastrau2021, type = {Bachelor Thesis}, author = {Kastrau, Sarah}, title = {Concrete Island}, doi = {10.26205/opus-3821}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-38218}, pages = {104}, year = {2021}, abstract = {"Concrete Island" ist eine Reihe von interaktiven Ausstellungen im {\"o}ffentlichen Raum an der Schnittstelle von analogen und digitalen Medien. Fotografischer Inhalt der Arbeit sind die postindustriellen Landschaften des Ruhrgebiets. Im Jahr 2004 lagen {\"u}ber 8.000 Hektar im Ruhrgebiet brach, darunter 460 Gewerbe- und Industriebrachen und 480 Zechenbrachen. Diese Fl{\"a}che l{\"a}sst sich schwer fassen und noch schwerer in der geschlossenen Sauberkeit der klassischen Galerie erfahren. Deswegen bringe ich die Bilder zur{\"u}ck an ihren Ursprungsort. Die Besucher sollen sich den fotografisch dargestellten Raum selbst zu Fuß erwandern, um so ein Gef{\"u}hl f{\"u}r die Dimensionen des durch Aufstieg und Niedergang des Bergbaus geschaffenen Ver{\"a}nderungen der Landschaft zu bekommen. Die verlassenen Industriehallen und der neu gewachsene urbane Urwald sind f{\"u}r mich die M{\"o}glichkeit, {\"u}ber die Zukunft des Ruhrgebiets zu spekulieren. Diese Brachfl{\"a}chen sind f{\"u}r mich keine "Leerstellen", die wieder gef{\"u}llt werden m{\"u}ssen, keine Natur zweiter Klasse, nur anders als der uns bekannte historisch gewachsene Wald. Ich m{\"o}chte den Wert dieser neuen Landschaften zum Ausdruck bringen, in der Hoffnung das m{\"o}glichst viel davon erhalten bleibt.}, language = {de} } @phdthesis{Kastrau2021, type = {Bachelor Thesis}, author = {Kastrau, Sarah}, title = {Concrete Island - Thesis und Dokumentation}, doi = {10.26205/opus-3820}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-38205}, pages = {81}, year = {2021}, abstract = {"Concrete Island" ist eine Reihe von interaktiven Ausstellungen im {\"o}ffentlichen Raum an der Schnittstelle von analogen und digitalen Medien. Fotografischer Inhalt der Arbeit sind die postindustriellen Landschaften des Ruhrgebiets. Im Jahr 2004 lagen {\"u}ber 8.000 Hektar im Ruhrgebiet brach, darunter 460 Gewerbe- und Industriebrachen und 480 Zechenbrachen. Diese Fl{\"a}che l{\"a}sst sich schwer fassen und noch schwerer in der geschlossenen Sauberkeit der klassischen Galerie erfahren. Deswegen bringe ich die Bilder zur{\"u}ck an ihren Ursprungsort. Die Besucher sollen sich den fotografisch dargestellten Raum selbst zu Fuß erwandern, um so ein Gef{\"u}hl f{\"u}r die Dimensionen des durch Aufstieg und Niedergang des Bergbaus geschaffenen Ver{\"a}nderungen der Landschaft zu bekommen. Die verlassenen Industriehallen und der neu gewachsene urbane Urwald sind f{\"u}r mich die M{\"o}glichkeit, {\"u}ber die Zukunft des Ruhrgebiets zu spekulieren. Diese Brachfl{\"a}chen sind f{\"u}r mich keine "Leerstellen", die wieder gef{\"u}llt werden m{\"u}ssen, keine Natur zweiter Klasse, nur anders als der uns bekannte historisch gewachsene Wald. Ich m{\"o}chte den Wert dieser neuen Landschaften zum Ausdruck bringen, in der Hoffnung das m{\"o}glichst viel davon erhalten bleibt.}, language = {de} } @phdthesis{Thabti2024, type = {Bachelor Thesis}, author = {Thabti, Amine}, title = {Entwicklung eines synchronen stromgef{\"u}hrten DC/DC-Abw{\"a}rtswandlers f{\"u}r eine Wandlung von 3.3 V auf 1.2 V bei einem Laststrom von 0,6 A}, doi = {10.26205/opus-3806}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-38065}, pages = {65}, year = {2024}, abstract = {Zusammenfassend kann gesagt werden, dass eine umfassende Untersuchung und Analyse eines Abw{\"a}rtswandlers im Kontext eines Regelkreises wichtige Erkenntnisse {\"u}ber seine Leistungsf{\"a}higkeit, Stabilit{\"a}t und Zuverl{\"a}ssigkeit liefern kann. Die Auswahl der richtigen Komponenten wie Spulen, Kondensatoren und Widerst{\"a}nde sowie die optimale Einstellung der Regelparameter sind entscheidend, um die gew{\"u}nschte Ausgangsspannung mit minimaler Welligkeit und hohem Wirkungsgrad zu erreichen. Die Durchf{\"u}hrung von AC-Analysen, insbesondere im Bode-Diagramm, erm{\"o}glicht eine genaue Absch{\"a}tzung des Amplituden- und hasenverhaltens des Regelkreises. Dabei ist die Phasenreserve ein entscheidender Faktor f{\"u}r die Stabilit{\"a}t des Systems. Eine ausreichende Phasenreserve stellt sicher, dass der Regelkreis auf {\"A}nderungen reagieren kann, ohne in instabile Zust{\"a}nde zu geraten. Ein stabiler Regelkreis ist f{\"u}r eine zuverl{\"a}ssige Leistung und eine effektive Regelung unerl{\"a}sslich. Insgesamt verdeutlicht die Analyse des Abw{\"a}rtswandlers als Teil eines Regelkreises die komplexen Zusammenh{\"a}nge zwischen den elektrischen Komponenten, den Regelparametern und der Systemstabilit{\"a}t. Durch eine sorgf{\"a}ltige Abstimmung und Optimierung dieser Parameter k{\"o}nnen robuste und zuverl{\"a}ssige Stromversorgungsl{\"o}sungen entwickelt werden, die den Anforderungen eines breiten Anwendungsspektrums gerecht werden. Dar{\"u}ber hinaus bietet die stromgef{\"u}hrte Regelung im Vergleich zur spannungsgef{\"u}hrten Regelung mehrere Vorteile. Sie erm{\"o}glicht eine verbesserte Stabilit{\"a}t, eine bessere Dynamik und eine geringere Empfindlichkeit gegen{\"u}ber Last{\"a}nderungen. In einigen Anwendungen kann die stromgef{\"u}hrte Regelung auch einfacher zu implementieren sein.}, language = {de} } @phdthesis{Koers2024, type = {Master Thesis}, author = {Koers, Lars}, title = {Setup of test environments based on a Xilinx Zynq SoC for measuring the leakage current and for radiation qualifcation of SRAM based FPGAs}, doi = {10.26205/opus-3803}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-38039}, pages = {136}, year = {2024}, abstract = {This thesis discusses the development of test environments using Xilinx Zynq System on Chip (SoC) for measuring leakage currents and radiation qualification of Static Random Access Memory (SRAM) based Field Programmable Gate Arrays (FPGAs) at European Organisation for Nuclear Research (CERN). The effects of radiation on electronic components are explained, followed by an introduction to the FPGAs used. The GateMate FPGAs leakage current is measured in its application area with respect to temperature and core voltages. A comparable testing environment is used from the tester to the tested device, as it will later be used at CERN. The GateMate is being prepared in this setup for the finalization of radiation qualification at CERN, to be transferred later. For this purpose, the basic tests are explained and the outstanding tests are then carried out. The Lattice iCE40 UltraLite FPGA is used in an initial application test to determine its suitability for further radiation qualification tests at CERN. The analysis and presentation of the test results are followed by a summary and outlook.}, language = {en} } @phdthesis{M{\"u}ller-Baumgart2024, type = {Master Thesis}, author = {M{\"u}ller-Baumgart, Ulf}, title = {Creation of general representation of a local power grid as a basis for an embedding of electrical devices}, doi = {10.26205/opus-3795}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37955}, pages = {96}, year = {2024}, language = {en} } @phdthesis{Noss2024, type = {Bachelor Thesis}, author = {Noss, Julian}, title = {Phasenstrommessung in der Antriebstechnik mittels Sigma-Delta Analog Digital Wandlung}, doi = {10.26205/opus-3798}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37984}, pages = {82}, year = {2024}, abstract = {In dieser Arbeit wird die Entwicklung einer Filterstruktur in VHDL zur Auswertung eines Sigma-Delta gewandelten Signals dokumentiert. Daf{\"u}r werden Funktionsweise, Aufbau und Verwendung des Modulators und des Filters dargestellt. Zur {\"U}berpr{\"u}fung wird der Filter sowohl simuliert als auch auf einem Arty Z7 FPGA Board ausgef{\"u}hrt und der Ausgang {\"u}ber einen DAC mit einem Oszilloskop gemessen.}, language = {de} } @phdthesis{Alaee2024, type = {Master Thesis}, author = {Alaee, Ladan}, title = {Design and Implementation of a Mixed-Signal Processing Chain for the Optical Determination of Rotation Angles}, doi = {10.26205/opus-3793}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37932}, pages = {264}, year = {2024}, abstract = {The aim of this master thesis is the design and implementation of mixed-signal processing chain for the optical determination of rotation angles by means of four sensors implemented as photodiodes with integrated polarization filters and a high-precision CORDIC hardware design implemented on an FPGA in Verilog. Furthermore, a light source and a polarizer are integrated in the measurement setup which is configured using an QT application.}, language = {en} } @book{BeenkenLinnenbrink2023, author = {Beenken, Matthias and Linnenbrink, Lukas}, title = {Betriebswirtschaftliche Strukturen des Versicherungsvertriebs - BVK-Strukturanalyse 2022/2023}, publisher = {VersicherungsJournal Verlag}, address = {Ahrensburg}, isbn = {978-3-938226-68-1}, doi = {10.26205/opus-3767}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37671}, pages = {167}, year = {2023}, abstract = {Befragung der Versicherungsvermittler zu betriebswirtschaftlichen Kenngr{\"o}ßen und unternehmerischen Strukturen Mit einem Vorwort von Andreas Vollmer, Vizepr{\"a}sident des Bundesverbands Deutscher Versicherungskaufleute e.V.}, language = {de} } @phdthesis{Samdouni2023, type = {Bachelor Thesis}, author = {Samdouni, Fouzya}, title = {Realisierung einer UART zur CAN Kommunikationsbr{\"u}cke mit Hilfe eines STM32 ARM Microcontrollers}, doi = {10.26205/opus-3766}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37664}, pages = {79}, year = {2023}, abstract = {Diese Bachelorarbeit besch{\"a}ftigte sich mit der Realisierung einer UART-zu-CAN-Kommunikationsbr{\"u}cke mithilfe eines STM32L476RG ARM Mikrocontrollers. Ziel des Projekts war es, die Kommunikation zwischen zwei PCs und zwei Mikrocontrollern {\"u}ber UART und CAN zu erm{\"o}glichen. Die Arbeit umfasste die physische Verbindung der Komponenten, die Programmierung der Mikrocontroller mit Hilfe von STMCubeIDE und CubeMX sowie die Erstellung einer Benutzeroberfl{\"a}che mit Qt Creator. Die CAN-Protokolleinheit im STM32L476RG Mikrocontroller spielte eine zentrale Rolle in diesem Projekt. Sie erm{\"o}glichte die CAN-Kommunikation nach erfolgreicher Konfiguration. Durch die {\"U}berwachung der Signale {\"u}ber ein Oszilloskop konnte die ordnungsgem{\"a}ße Daten{\"u}bertragung festgestellt werden. Die Arbeit pr{\"a}sentiert die Konfiguration der UART- und CAN-Schnittstellen sowie die Implementierung von Kommunikationsprotokollen, um Nachrichten zwischen den PCs und Mikrocontrollern auszutauschen. Die Ergebnisse zeigen, dass die Kommunikationsbr{\"u}cke erfolgreich realisiert wurde und die Daten{\"u}bertragung zuverl{\"a}ssig funktioniert. Diese Arbeit liefert somit einen wertvollen Beitrag zur Entwicklung von Kommunikationsl{\"o}sungen in eingebetteten Systemen und zeigt, wie Mikrocontroller effektiv f{\"u}r die Realisierung von Kommunikationsbr{\"u}cken eingesetzt werden k{\"o}nnen. Dieses Projekt er{\"o}ffnet M{\"o}glichkeiten f{\"u}r zuk{\"u}nftige Anwendungen, bei denen die Vernetzung von Mikrocontrollern und PCs erforderlich ist.}, language = {de} } @phdthesis{Matekeu Fokwa2023, type = {Bachelor Thesis}, author = {Matekeu Fokwa, Oriane}, title = {Auslesung und Steuerung eines Oszilloskops mit SCPI-Befehlen {\"u}ber Ethernet unter Verwendung der LXI-Bibliothek}, doi = {10.26205/opus-3745}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37454}, pages = {64}, year = {2023}, abstract = {Die Fernsteuerung und Datenerfassung von Oszilloskopen {\"u}ber Ethernet ist ein relevantes Thema f{\"u}r die Optimierung von Messaufbauten. Das Ziel dieses Projekts besteht darin, eine benutzerfreundliche Anwendung zu entwickeln, die es erm{\"o}glicht, ein Oszilloskop {\"u}ber Ethernet anzusteuern und Messdaten abzurufen. Um dieses Ziel zu erreichen, sind mehrere Schritte erforderlich. Zun{\"a}chst wird eine virtuelle Maschine mit der Linux-Distribution Ubuntu eingerichtet. Anschließend wird die Entwicklungsumgebung Qt Creator installiert. Weiterhin wird die Bibliothek LXI (LAN eXtensions for Instrumentation) [4] installiert. Schließlich werden die Programmiersprache C und die SPCI (Standard Commands for Programmable Instruments [10]) -Befehlsdefinitionen in Qt Creator verwendet, um die gew{\"u}nschte Aufgabe auszuf{\"u}hren. Der entwickelte Code wird getestet, indem das Oszilloskop {\"u}ber Ethernet mit der virtuellen Maschine verbunden wird. Am Ende dieses Projekts wird es m{\"o}glich sein, verschiedene Daten eines Referenzsignals automatisch und aus der Ferne zu messen. Dies erm{\"o}glicht die flexible Fernsteuerung und Datenabfrage von Oszilloskopen {\"u}ber ein Netzwerk, wodurch eine effiziente Erfassung und Analyse von Messdaten erm{\"o}glicht wird.}, language = {de} } @phdthesis{Garc{\´i}a Rodr{\´i}guez2023, type = {Master Thesis}, author = {Garc{\´i}a Rodr{\´i}guez, Saul}, title = {Design and FPGA implementation of a highly resource-efficient AES-256 encryption and decryption engine}, doi = {10.26205/opus-3747}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37471}, pages = {263}, year = {2023}, abstract = {Growing demand for security in a wide range of fields gives raise to research for more efficient and modern methods. Additionally, the increase of systems that are deployed on hardware requires security to be embedded in small area to protect intellectual property, hardware, and integrity and confidentially of sensible data. Therefore, in this work a design and FPGA implementation of a highly resource-efficient AES-256 encryption and decryption engine is presented, as well as its comparison with state-of-the-art designs. The design shows a reduction in the resources used due to its architecture to reuse hardware throughout all the processing. The design is implemented on a Xilinx Artix-7 FPGA.}, language = {en} } @phdthesis{T{\"o}dte2023, type = {Bachelor Thesis}, author = {T{\"o}dte, Finn}, title = {Soundscapes des zweiten Weltkriegs. Wie Filmton Geschichte modelliert und interpretiert}, doi = {10.26205/opus-3735}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37357}, pages = {117}, year = {2023}, abstract = {Die vorliegende Arbeit befasst sich mit den Klanglandschaften (Soundscapes) des zweiten Weltkriegs und untersucht, wie die Nationalsozialistische Deutsche Arbeiterpartei (NSDAP) die klangliche Umgebung zur Machergreifung, Machterhaltung und Kriegspropaganda strukturiert hat sowie die Inszenierung dessen im Spielfilm. Zus{\"a}tzlich wird die geschichtsmodellierende Dimension des Filmtons analysiert. Der erste Teil der Arbeit widmet sich den sound studies und beschreibt die tats{\"a}chlichen und empfundenen Soundscapes der Zeit zwischen 1925 und 1945. Der Fokus liegt auf den urbanen Soundscapes in deutschen und von der ehemaligen deutschen Wehrmacht besetzten Gebieten, deren klanglicher Strukturierung, die der NSDAP zur Ergreifung und Absicherung ihrer Herrschaft verholfen hat sowie der Klangsignatur des zweiten Weltkriegs. Im zweiten Teil wird aufgezeigt, wie Spielfilme die realen Soundscapes und subjektiven Empfindungen audiovisuell inszenieren und das kollektive Ged{\"a}chtnis pr{\"a}gen. Es wird die These aufgestellt, dass die Gestaltung der Tonspur in Kriegsfilmen maßgeblich f{\"u}r das Entstehen von Kriegsverst{\"a}ndnissen verantwortlich ist. Des Weiteren wird gezeigt, dass sich anhand der Tongestaltung von Kriegsfilmen auch das Kriegsverst{\"a}ndnis und die gesellschaftspolitische Positionierung der Filmemacher analysieren lassen. Der dritte Teil dieser Arbeit hebt die Rolle des Filmtons in der Geschichtsmodellierung hervor und zeigt auf, welche Ebenen des Filmtons und welche audiovisuellen Effekte zur Interpretation und Modellierung von Geschichte beitragen. Nachfolgend wird anhand von vier Spielfilmen {\"u}ber den zweiten Weltkrieg aufgezeigt, wie die audiovisuelle Gestaltung Kriegsverst{\"a}ndnisse pr{\"a}gt, den Klang des Nationalsozialismus darstellt und inwiefern sie Geschichte modelliert und interpretiert. Zuletzt wird der von mir angefertigte Dokumentarfilm Ich m{\"o}{\"o}ch zo Fooß noh K{\"o}lle jonn analysiert, in dem das Spannungsfeld zwischen der kollektiv-deutschen Schuld am Holocaust und der Flucht und Vertreibung deutscher Menschen aus den Ostgebieten bearbeitet wird. Die Thematik dieses Films brachte mich zur Literatur {\"u}ber die Soundscapes des zweiten Weltkriegs. Das Interesse an dem Thema wurde durch meine deutsche Herkunft und der Auseinandersetzung mit der nationalsozialistischen Vergangenheit gest{\"a}rkt. Die in der heutigen Zeit wieder erstarkte politisch extreme Rechte zeigt die Relevanz der Analyse medialer Aufarbeitung der deutschen Geschichte.}, language = {de} } @phdthesis{BlockWalter2023, type = {Bachelor Thesis}, author = {Block, Alexander and Walter, Sven}, title = {Das Problem Schulabsentismus an einer Hauptschule in Nordrhein-Westfalen. Eine Betrachtung aus drei Perspektiven.}, doi = {10.26205/opus-3672}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36724}, pages = {184}, year = {2023}, abstract = {Die vorliegende Arbeit beleuchtet die aktuelle Situation von Schulabsentismus an einer Hauptschule in NRW. Die Forschungsfrage lautet: Wie stellt sich das Problem Schulabsen-tismus an einer ausgew{\"a}hlten Hauptschule in Nordrhein-Westfalen aus den Perspektiven der Sch{\"u}ler*innen, der Lehrer*innen und der Schulsozialarbeiter*innen dar? Es werden hierzu Bedingungsfaktoren und allgemeine Aspekte, teils in den Personengruppen, unter-sucht. F{\"u}r die Untersuchung spezifischer Faktoren sind insgesamt sieben Hypothesen for-muliert worden. Durch die Ergebnisse wird sich erhofft, die Situation in Anbetracht der Per-sonengruppen konkreter nachvollziehen zu k{\"o}nnen, etwa Motive, Probleme, Urspr{\"u}nge, Gemeinsamkeiten und Wechselwirkungen, um Ans{\"a}tze f{\"u}r Pr{\"a}vention und Intervention zu entwickeln. Die Erhebung erfolgt auf fachlicher Grundlage und wird teilweise mit bisherigen Forschungserkenntnissen und Fachliteraturen in Relation gesetzt. F{\"u}r die Situationsanalyse ist der quantitative Ansatz, eine Fragebogenerhebung, gew{\"a}hlt worden. Hier sind je zwei Klassen der Jahrg{\"a}nge sieben, acht und neun, sowie alle Lehr-kr{\"a}fte und Schulsozialarbeitenden befragt worden. Die quantitative Studie erm{\"o}glichte ei-nen umfangreichen Gesamt{\"u}berblick {\"u}ber die Schulabsentismussituation an der Schule. Es best{\"a}tigte sich, dass die Schule ein erhebliches Problem mit schulabsenten Verhaltens-weisen von Sch{\"u}ler*innen hat. Grunds{\"a}tzlich positiv ist die Wahrnehmung von Schulabsen-tismus aller Parteien, die Einsatzbereitschaft vieler Lehrer*innen und Schulsozialarbei-ter*innen, die Elternkommunikation mit Kooperation, das Schulklima und die Etablierung der Schulsozialarbeit. Grundlegende Defizite sind erkennbar in der Bekanntheit von Hilfs-angeboten f{\"u}r Sch{\"u}ler*innen, im Umgang mit Sch{\"u}ler*innen durch Lehrpersonen bzw. auf der Beziehungsebene, beim fachlichen Kenntnisstand zum Schulabsentismus der Lehr-kr{\"a}fte und der Schulsozialarbeitenden, im Bereich von Schwerpunktangeboten, der Unter-richtsgestaltung, bei der Informationskommunikation und Kooperationskultur. Deutlich wird, dass sich die aufgez{\"a}hlten Faktoren negativ auf die Situation auswirken und Schulabsentismus beg{\"u}nstigen, weshalb Handlungsbedarf besteht, um defizit{\"a}re Aspekte zu verbessern.}, language = {de} } @techreport{Vormann2023, type = {Working Paper}, author = {Vormann, Claus}, title = {Say what you pay? Pay Information Disclosure in German Job Postings}, doi = {10.26205/opus-3740}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37407}, pages = {13}, year = {2023}, abstract = {Purpose - Pay transparency is a promising topic both for research and practice. In particular, the new European directive on compensation transparency will increase its importance. However, research is still relatively sparse compared to other areas of HRM. In particular, state-of-the-art and use of pay information disclosure in job postings is neglected. This paper aims to shed light on this HRM topic. Methodology - The paper summarizes the findings of a preliminary study conducted among German companies researching the proportion of firms offering compensation information in job postings and digging into the reasons behind it. Findings - Only 17 \% of the participating companies disclose meaningful information about compensation in their job postings. Doing so mainly depends on the company's attitude towards pay transparency. The age of the company has a minor negative influence, i.e.~older companies are less prone to disclose salary information. Industry, size, and existing overall pay transparency in the company do not determine if pay information is disclosed in job postings. Research limitations - The main limitation of this survey is its small size of 88 participants and the snowball sampling approach employed. This limits its representativeness and calls for follow-up studies involving more companies and a wider variation of positions included. Practical implications - While the EU directive will make it obligatory to communicate about pay before the first interview, some companies do it already. The study helps HR departments that think about changing their practice before it becomes compulsory to better judge the current standards.}, language = {en} } @inproceedings{OPUS4-3738, title = {International Research Conference 2017}, editor = {Wolff, Carsten and Reimann, Christian}, isbn = {978-3-00-058090-1}, doi = {10.26205/opus-3738}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37389}, pages = {208}, year = {2017}, abstract = {Proceedings der IRC 2017}, language = {en} } @inproceedings{OPUS4-3737, title = {International Research Conference 2016}, editor = {Reusch, Peter and Wolff, Carsten}, isbn = {978-3-00-055144-4}, doi = {10.26205/opus-3737}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37376}, pages = {228}, year = {2016}, abstract = {Proceedings der IRC 2016}, language = {en} } @inproceedings{OPUS4-3736, title = {International Research Conference 2015}, editor = {Reusch, Peter and Wolff, Carsten}, isbn = {978-3-00-051908-6}, doi = {10.26205/opus-3736}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37366}, pages = {173}, year = {2015}, abstract = {Proceedings der IRC 2015}, language = {en} } @phdthesis{Bender (geb. Willig)2021, type = {Bachelor Thesis}, author = {Bender (geb. Willig), Klaus}, title = {Das narrative Potenzial nichtdiegetischer Kl{\"a}nge im Film - Eine Analyse akusmatischer Ger{\"a}usche anhand ausgew{\"a}hlter Filmszenen seit den 1970er Jahren}, doi = {10.26205/opus-3734}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37340}, pages = {86}, year = {2021}, abstract = {Die vorliegende Bachelor-Thesis stellt die Frage in den Fokus, ob nichtdiegetischen Kl{\"a}ngen im Film eine ausreichende Semantik innewohnt, sodass sie eine narrative Funktion {\"u}bernehmen k{\"o}nnen. Um sich dem Untersuchungsgegenstand zu n{\"a}hern, werden f{\"u}r die Analyse essenzielle Begrifflichkeiten erl{\"a}utert und f{\"u}r diese Arbeit g{\"u}ltige Definitionen aufgestellt. An den theoretischen Teil ankn{\"u}pfend, erfolgt eine Vorstellung ausgew{\"a}hlter Ger{\"a}usche und ihre kultur- sowie sozialhistorische Bedeutung. Wenn man versteht, ob die Bedeutung eines Klangobjekts durch einen weiteren Kontext angereichert ist, l{\"a}sst dies die Einordnung und Interpretation einer narrativen Semantik von gegebenenfalls nichtdiegetischen Ger{\"a}uschen zu. Mittels selektierter Filmbeispiele seit den 1970er-Jahren wird {\"u}berpr{\"u}ft, ob und in welchem Umfang in der bisherigen Sounddesign-Praxis dieser Erz{\"a}hlweise Beachtung geschenkt wurde. Die Analysen werden dabei die Anforderungen an ein Ger{\"a}usch und dessen Setzung offenbaren, die notwendig sind, damit ein semantischer Gehalt gegeben ist. Abschließend wird erl{\"a}utert, wie der narrative Einsatz nichtdiegetischer Kl{\"a}nge die konzeptionellen {\"U}berlegungen und das Sounddesign des studentischen Films Ich geh nirgendwohin, f{\"u}r dessen Bildmontage und Tongestaltung der Autor dieser Thesis verantwortlich ist, beeinflusst hat.}, language = {de} } @phdthesis{Sarangi2023, type = {Master Thesis}, author = {Sarangi, Jitikantha}, title = {Digital Calibration, Closed Loop Regulation and Implementation of Digital Debugging Features for the Delay Asymmetry Compensation Logic of a 3D Polarization Camera Based on Time-of-Flight Principle}, publisher = {Fachhochschule Dortmund}, address = {Dortmund}, doi = {10.26205/opus-3732}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37323}, pages = {107}, year = {2023}, abstract = {The work presented in this thesis deals with the distance measurement aspect of a 3D Polarization ToF camera for automotive applications that uses a Time-to-Digital Converter (TDC) to measure the time interval between the emission of light from a source and its reception. Based on the measurement of the time interval, distance can be calculated by applying the equation of motion. In application, achieving an exact distance measurement is quite strenuous because the operating conditions of the design are susceptible to change due to environmental factors. Therefore, to achieve accuracy in distance measurement, the time interval between the emission and reception of light must be measured precisely. For this purpose, a delay asymmetry compensation logic is developed. This thesis elaborates the addition of debugging features, redesign of some components, digital calibration approach and the entire testbench environment of the delay asymmetry compensation logic. It also sheds light on the implementation of the designed logic for its successful realisation in real hardware. Lastly, it concludes by narrating future prospects and further scopes of development.}, language = {en} } @phdthesis{Tas2023, type = {Bachelor Thesis}, author = {Tas, Yunus}, title = {H{\"a}rtung eines KI Hardware Beschleunigers gegen strahleninduzierte Bitfehler}, doi = {10.26205/opus-3727}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37271}, pages = {71}, year = {2023}, abstract = {In dieser Arbeit wird die Strahlenh{\"a}rtung eines KI Hardware Beschleunigers beschreiben, in dem das Design mit dem Triple Modular Redundancy Generator Toolset (TMRG) vollst{\"a}ndig tripliziert wird. Anschließend wird das triplizierte Design mit einer statischen und einer dynamischen Verifikation auf die korrekte Art der Triplizierung und seiner Funktionsweise untersucht. Zuletzt werden Simulationen mit drei verschiedenen Injektionstypen durchgef{\"u}hrt, in dem die tats{\"a}chliche Funktion der Voter durch Injektion von Single Event Upsets gepr{\"u}ft wird.}, language = {de} } @techreport{BalmuchanowMoenikesJustetal.2023, author = {Balmuchanow, Angelika and Moenikes, Lisette and Just, Marc and Fink, Kira}, title = {Bericht {\"u}ber die Zusammenarbeit von Wissenschaft und Praxis in Reallaboren}, doi = {10.26205/opus-3720}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37205}, pages = {93}, year = {2023}, abstract = {Im Rahmen des vom BMBF gef{\"o}rderten Verbundprojektes „Lernende Stadt Gelsenkirchen - Bildung und Partizipation als Strategien sozialr{\"a}umlicher Entwicklung" soll im Forschungsschwerpunkt Citizen Science ein Konzept zur Zusammenarbeit zwischen Wissenschaft und Stadtgesellschaft („Citizen Science 2.0") in Form von Handlungsempfehlungen und Gelingensbedingungen erarbeitet werden. In diesem Kontext zielt der vorliegende Bericht darauf ab, den dazugeh{\"o}rigen Forschungsprozess und die daraus abgeleiteten Erkenntnisse aus dem Projekt sichtbar zu machen. Dazu wird zun{\"a}chst ein {\"U}berblick {\"u}ber den Projektkontext gegeben. Die Umsetzung des Wettbewerbs „Zukunftsstadt 2030+" werden anhand der Projektarchitektur und -konzepte der Stadt Gelsenkirchen dargelegt. Anschließend wird der durchgef{\"u}hrte Forschungsprozess der Fachhochschule Dortmund im Schwerpunkt Citizen Science beschrieben. Zentrale Erkenntnisse aus dem Projekt ergeben sich durch den Vergleich der transdisziplin{\"a}ren Zusammenarbeit in zwei Gelsenkirchener Reallaboren und dem Abgleich des angestrebten Leitbilds mit der empirischen Realit{\"a}t. In der anschließenden Projektreflexion werden die Erkenntnisse zur Projektumsetzung kritisch diskutiert. Als Transferprodukt und Beitrag zur transformativen Wissenschaft formuliert der Bericht abschließend Handlungsempfehlungen zur Zusammenarbeit von Wissenschaft und Praxis in Reallaboren, die durch die Projekterkenntnisse der formativen Evaluation der Gelsenkirchener Reallabore abgleitet werden konnten.}, language = {de} } @techreport{OpelBieseke2018, author = {Opel, Harald and Bieseke, Tobias}, title = {storyLAB kiU Startbericht 2016-2018}, organization = {storyLAB kiU Fachhochschule Dortmund}, doi = {10.26205/opus-3717}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37176}, pages = {54}, year = {2018}, abstract = {Die ersten beiden Jahre nach Start und feierlicher Er{\"o}ffnung ist das kiU einen mutigen, mitunter riskanten Weg gegangen. Große Investitionen in Technologie und in kompetentes Personal f{\"u}r {\"o}ffentlichkeitswirksame Projekte. Dieser Bericht gibt eine {\"U}bersicht {\"u}ber diese erste Phase.}, language = {de} } @phdthesis{Henkemeier2023, type = {Bachelor Thesis}, author = {Henkemeier, Hendrik}, title = {Das semantische Potential chorischer Atmosph{\"a}ren (Loop-Groups) im Film}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37218}, pages = {84}, year = {2023}, abstract = {Die vorliegende Arbeit behandelt den semantischen Mehrwert von chorischen Atmosph{\"a}ren. Dabei lege ich meinen Fokus auf den gestalterischen Nutzen von Loop Groups im Filmton. Auff{\"a}llig und interessant ist, dass es bisher wenig inhaltliche Auseinandersetzung oder Forschung zu dem Thema gibt. Nach vorherigen Definitionen untersuche ich die Entwicklung chorischer Atmosph{\"a}ren vom antiken griechischen Theater bis zum modernen Film. Untersuchungs- schwerpunkt sind drei Filmanalysen von drei sehr unterschiedlichen Filmen der 1990er- bis 2010er-Jahre („Mighty Aphrodite", „Se7en", „Sicario" und „Das Parfum"). Die Analysen zeigen, dass die gestalterischen Mittel und die gestalterischen M{\"o}glich- keiten zahlreich und in ihren Zielen und Wirkungen auf das Publikum vielf{\"a}ltig sind. Folgende Schlussfolgerungen gehen aus der Untersuchung hervor: Loop Groups k{\"o}nnen unter anderem kommentierend, aufmerksamkeitslenkend oder stimmungs- verst{\"a}rkend sein, die Gr{\"o}ße oder Lage des Handlungsorts verdeutlichen oder sogar inhaltlich zur Geschichte beitragen. Auch k{\"o}nnen sie f{\"u}r surreale Szenen verwendet werden. Aus dieser Vielfalt von Einsatzm{\"o}glichkeiten chorischer Elemente leitet sich im zweiten Teil der Untersuchung ab, dass die Verwendung im Produktionsprozess eines Films fr{\"u}hzeitig und umfassend geplant und vorbereitet sein muss, um optimale Ergebnisse zu erzielen. Das betrifft das Casting geeigneter Sprecherinnen und Sprecher, die Wahl der idealen Aufnahmetechnik und die (Ton)-Regief{\"u}hrung. Der Exkurs der Arbeit zeigt weitere technische M{\"o}glichkeiten der Herstellung von Loop Groups auf, wie zum Beispiel „Sound Particles" und beschreibt und bewertet Entwicklungen, die im Verlauf der Corona-Pandemie entstanden sind. Aufgrund dieser Ergebnisse l{\"a}sst sich nun gezielter mit Loop Groups arbeiten, was anhand der Bachelorarbeit „Between Two Lines" verdeutlicht wurde.}, language = {de} } @techreport{OpelHauptmannBiesekeetal.2019, author = {Opel, Harald and Hauptmann, Stephan and Bieseke, Tobias and Oberscheidt, Lennart and Hauptmann, Miriam}, title = {kiU Jahresbericht 2018/2019}, organization = {Fachhochschule Dortmund}, doi = {10.26205/opus-3712}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-37126}, pages = {76}, year = {2019}, abstract = {Jahresbericht storyLAB kiU 2018/19 Das kiU schafft eine Positionierung der Fachhochschule Dortmund und liefert ein klares Statement zu einem Paradigmenwandel in der Ausrich- tung der Hochschulziele. We focus on students tr{\"a}gt neben der Sicherung der Qualit{\"a}t der Lehre und der praxisnahen Ausbildung auch durch die {\"o}ffentlich sichtbare Stellungnahme der Hochschule zu gesellschaftlichen Entwicklungen und der aktiven Beteiligung der Forschung an Visionen der Zukunft bei. Es f{\"u}hrt die Fachhochschule Dortmund durch verschiedene Formen digitaler Pr{\"a}sentation, die Entwicklung und Umsetzung analoger und digitaler Diskussions- und Partizipationsformate sowie die Vernet- zung und projektorientierte Einbindung weiterer innovativer Forschungs- einrichtungen auf einen neuen Weg; hin zu einem wichtigen digitalen Erz{\"a}hler in der kulturellen Landschaft in NRW und als Partner f{\"u}r die Stadt Dortmund und ihre kulturellen Einrichtungen.}, language = {de} } @phdthesis{Boukhriss2023, type = {Bachelor Thesis}, author = {Boukhriss, Ihssen}, title = {Entwurf eines Aufsteckmoduls f{\"u}r ein STM32 Nucleo Mikrocontroller Board mit einem 3,3V und 1,2V CAN-Transceiver}, doi = {10.26205/opus-3693}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36932}, pages = {62}, year = {2023}, abstract = {Das hochgeladene Dokument ist ein Bericht zur Bachelorarbeit. Der Bericht dokumentiert die Erstellung sowie die Bearbeitung des Projekts, wobei am Ende die Ergebnisse gegeben und diskutiert werden.}, language = {de} } @phdthesis{ZahnHonermann2022, type = {Master Thesis}, author = {Zahn, Christian and Honermann, Alexander}, title = {Behavioral Insurance: Nudging als Instrument zur F{\"o}rderung des Vertriebs nachhaltiger Versicherungsprodukte in Deutschland}, doi = {10.26205/opus-3648}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36489}, pages = {165}, year = {2022}, abstract = {Der Klimawandel stellt eine der gr{\"o}ßten globalen Herausforderungen dar. Um den dras-tischen Auswirkungen entgegenzuwirken, sind Versicherungsunternehmen als bedeu-tendste institutionelle Investoren in Deutschland gefordert, durch die Umlenkung von Ka-pital in nachhaltige Investitionen einen Beitrag zur nachhaltigen Entwicklung zu leisten. Insbesondere private nachhaltige Altersvorsorgeprodukte besitzen dabei eine große He-belwirkung im Transformationsprozess. Aufgrund diverser Kaufbarrieren werden derar-tige Produkte jedoch aktuell noch nicht ausreichend konsumiert. W{\"a}hrend sich das In-strument des Nudgings zur F{\"o}rderung nachhaltigen Konsums in anderen Anwendungs-feldern bereits als erfolgreich bewiesen hat, existieren f{\"u}r den Vertrieb nachhaltiger Ver-sicherungsprodukte bislang keine Forschungen. Diese Masterarbeit besch{\"a}ftigt sich daher mit der Frage, ob sich die Kaufbereitschaft der Verbraucher f{\"u}r private nachhaltige Al-tersvorsorgeprodukte mithilfe des Nudgings erh{\"o}hen l{\"a}sst. Die Ergebnisse des durchge-f{\"u}hrten Laborexperiments zeigen, dass sowohl der Einsatz des Nudges G{\"u}tesiegel als auch des Nudges Soziale Norm zu einer Erh{\"o}hung der Kaufintention f{\"u}hrt. Zur F{\"o}rderung des Vertriebs nachhaltiger Altersvorsorgeprodukte wird daher auf Grundlage der Ergeb-nisse die Implementierung von Nudging in vorvertragliche Entscheidungssituationen empfohlen.}, language = {de} } @phdthesis{Smaalia2023, type = {Bachelor Thesis}, author = {Smaalia, Mohamed Mansour}, title = {Programmierung eines STM32-Mikrocontrollers als steuerbares Spannungsmessger{\"a}t mit SCPI-Schnittstelle}, doi = {10.26205/opus-3669}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-36698}, pages = {80}, year = {2023}, abstract = {Ziel dieser Bachelorarbeit ist es, einen Mikrocontroller mit integriertem A/D-Wandler so zu konfigurieren, dass er als Spannungsmessger{\"a}t verwendet werden kann, welches mit SCPI-Befehlen gesteuert werden kann. In diesem Projekt wird das STM32L476 Nucleo Board mit acht unabh{\"a}ngigen ADC Kan{\"a}len verwendet. Zur Kommunikation mit dem Board und zum Testen der Programmierung des Mikrocontrollers wurde eine Qt-Applikation entwickelt. Die Qt-Anwendung sendet einen Befehl an den Mikrocontroller. Der Mikrocontroller empf{\"a}ngt den Befehl und auf Basis dieses Befehls wird der entsprechende entsprechende Anweisung ausgef{\"u}hrt.}, language = {de} } @phdthesis{Br{\"u}ßermann2022, type = {Bachelor Thesis}, author = {Br{\"u}ßermann, Linda}, title = {Die Angebotsstruktur im niedrigschwelligen Drogen- und Suchthilfesystem am Beispiel des Kreises Unna}, doi = {10.26205/opus-3362}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33621}, pages = {126}, year = {2022}, abstract = {Seit Mitte der 1980 Jahre folgte eine Umorientierung der Drogenhilfe, weg von der ausschließlichen Abstinenzorientierung des Bereichs hin zur Akzeptanz. Dennoch steigt die Anzahl drogenbedingter Todesf{\"a}lle in den letzten Jahren an. In dieser Arbeit wird das niedrigschwellige Drogen- und Suchthilfesystem im Hinblick auf das Verh{\"a}ltnis zwischen Bedarf und Angebot sowie dessen Auswirkung auf die Zug{\"a}nglichkeit f{\"u}r die Klient:innen untersucht. Das angesprochene Hilfesystem wird hierbei durch die niedrigschwellige sowie akzeptanzorientierte Arbeitsweise definiert. Der Fokus liegt auf dem aktuellen Stand des Arbeitsfeldes. Zun{\"a}chst wird dieser auf Nationalebene dargestellt sowie folgend auf Kommunalebene im Kreis Unna empirisch erforscht. Auf beiden Ebenen lassen sich Defizite in der Versorgungsstruktur in nahezu allen Bereichen erkennen, welche den Zugang der Hilfen negativ beeinflussen. Auf kommunaler Ebene sticht der Bereich der besonderen Wohnform hervor und bietet einen Einblick in einen Bereich, welche innerhalb der niedrigschwelligen Hilfen unterrepr{\"a}sentiert scheint. In dem zweiten Kapitel der Arbeit liegt der Themenschwerpunkt bei dem Umgang mit inhaftierten suchtkranken Menschen in Deutschland sowie der sich daraus ergebenden Gesundheitsf{\"u}rsorge in Haftanstalten. Der Fokus liegt hierbei erneut auf der Angebotsstruktur niedrigschwelliger Hilfen. Auch hierbei sind starke Defizite in der Versorgung mit Harm Reduction Maßnahmen sowie der Substitutionsbehandlung zu erkennen.}, language = {de} } @phdthesis{Biermann2023, type = {Bachelor Thesis}, author = {Biermann, Raphael}, title = {Entwicklung eines Software-Systems zur Automatisierung der Assertion-Generation f{\"u}r die Verifikation eines Memory-Built-In-Self-Tests mithilfe einer Beschreibungssprache f{\"u}r Memory-Testalgorithmen}, doi = {10.26205/opus-3394}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33948}, pages = {76}, year = {2023}, abstract = {Memory-Testalgorithmen k{\"o}nnen in einer abstrakten Beschreibungssprache beschrieben werden, dessen Grammatik jedoch nicht ausreicht, um Scrambling im Memory zu be- r{\"u}cksichtigen. Nach einer Grammatikerweiterung k{\"o}nnen Properties in der Hardware- Verifikationssprache SystemVerilog-Assertions aus dieser Beschreibung formuliert werden, die f{\"u}r eine Verifikation des Verhaltens des Memory-Interfaces eines Memory-Built-In- Self-Tests geeignet sind. Die Properties werden verwendet, um ein gegebenes Design zu verifizieren. In der Simulation werden Abweichungen von der urspr{\"u}nglichen Spezifikation der Testalgorithmen erkannt. Es werden Konzepte f{\"u}r die Automatisierung der Generierung von Properties erarbeitet, die anschließend in einem Software-System implementiert werden. Das Software-System unterst{\"u}tzt die Generierung von Assertions f{\"u}r March, SCAN und MATS Algorithmen mit beliebiger L{\"a}nge, sowie einige Checkerboard und Initialisierungsalgorithmen, bei de- nen Scrambling ber{\"u}cksichtigt werden muss. Abschließend werden n{\"o}tige {\"A}nderungen der Softwarearchitektur und Grammatik diskutiert, welche die Unterst{\"u}tzung weiterer Test- algorithmen erm{\"o}glichen.}, language = {de} } @phdthesis{Schreiter2023, type = {Bachelor Thesis}, author = {Schreiter, Lucas}, title = {Konzepte zur Steigerung der Resilienz gegen{\"u}ber strahleninduzierten Logikfehlern des MOPS-HUB FPGA Entwurfs im Kontrollsystem des ATLAS Pixeldetektors}, doi = {10.26205/opus-3393}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33932}, pages = {80}, year = {2023}, abstract = {Diese Arbeit besch{\"a}ftigt sich mit zwei Konzepten zur Steigerung der Resilienz gegen{\"u}ber strahleninduzierten Logikfehlern des MOPS-HUB FPGA Entwurfs im Kontrollsystem des ATLAS Pixeldetektors am CERN. Um die Genauigkeit und Zuverl{\"a}ssigkeit der Detektordaten zu gew{\"a}hrleisten, m{\"u}ssen die elektronischen Systeme robust und fehlertolerant gegen{\"u}ber einer strahlenbelasteten Umgebung sein. Zum einen wird die M{\"o}glichkeit der partiellen Rekonfiguration von Xilinx FPGAs als Methode zur Fehlerbereinigung des FPGA Konfigurationsspeichers n{\"a}her vorgestellt. Es wurde ein Testentwurf und ein Programm zur teilweisen Rekonfiguration des FPGA aus der Anwenderlogik heraus mittels ICAP entwickelt. Als zweites Konzept wurde sich mit der Anwendung von TMR auf den MOPS-HUB Entwurf besch{\"a}ftigt. Es wurden Tools entworfen, welche den manuellen Aufwand der Implementierung von TMR reduzieren und bei der Validierung unterst{\"u}tzen.}, language = {de} } @phdthesis{Yaman2023, type = {Bachelor Thesis}, author = {Yaman, Nurullah}, title = {Entwurf eines Testsystems zur Charakterisierung der Komponenten des Monitoring of Pixel System Chips im ATLAS Pixeldetektor am LHC}, doi = {10.26205/opus-3370}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33700}, pages = {89}, year = {2023}, abstract = {Diese Bachelorarbeit beschreibt den Entwurf eines Testsystems zur Charakterisierung der Komponenten des MOPS-Chips, der im ATLAS Pixeldetektor am LHC eingesetzt werden soll. Der erste Schritt dazu war der Entwurf einer Leiterplatte mit Hilfe von Altium Designer. Mit Hilfe dieser Leiterplatte konnten dann die Komponenten des MOPS-Chips durch Messreihen auf ihre Funktionalit{\"a}t getestet und charakterisiert werden.}, language = {de} } @phdthesis{Ben Slimane2023, type = {Bachelor Thesis}, author = {Ben Slimane, Nader}, title = {Stabilisierung eines Low-Drop Out Spannungsreglers mit Hilfe eines Source-Folger basiertens Spannungsbuffers}, doi = {10.26205/opus-3369}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33698}, pages = {61}, year = {2023}, abstract = {In dieser Arbeit wird ein Low-Dropout Spannungsregler f{\"u}r einen synchronen Abw{\"a}rtswandler/Tiefsetzsteller (eng. Step-Down/Buck-Converter) entwickelt. Im Rahmen des Projektes soll ein integrierter Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 3,1 V umwandelt, in einer 180nm CMOS Technologie entworfen werden. F{\"u}r die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso" des Softwareherstellers „Cadence Design Systems" verwendet.}, language = {de} } @phdthesis{Jung2023, type = {Master Thesis}, author = {Jung, Richard}, title = {Radiation Qualification of the Cologne Chip GateMate A1 FPGA}, doi = {10.26205/opus-3364}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33643}, pages = {118}, year = {2023}, abstract = {In this thesis, the radiation sensitivity of the novel Cologne Chip GateMate A1 field-programmable gate array (FPGA) is evaluated. An initial introduction of radiation mechanisms and their effects on electronics is given, followed by a brief overview of radiation test standards. The common elements present in FPGAs are discussed, which is followed by details of the GateMate FPGA device and a description of the software design flow. Afterwards, the development of a purpose-built printed circuit board (PCB) for radiation tests with the GateMate FPGA is detailed. Four components of the GateMate have been tested during three radiation campaigns, as well as a benchmark circuit to compare the radiation performance of the GateMate with other FPGAs tested at the European Organization for Nuclear Research (CERN). The test architecture consists of the device under test (DUT) FPGA and a TESTER FPGA whose task is to provide inputs to the DUT and record its response. The DUT and TESTER designs developed for all tests are discussed in detail. Finally, the results obtained during the irradiation campaigns are presented, showing that the GateMate FPGA performs similarly to other FPGAs using the same process technology. Only the benchmark test was not finalized, as implementation problems prevented its completion in the given time frame. The thesis concludes with a comprehensive summary and outlook.}, language = {en} } @phdthesis{Drissi El Bouzaidi2023, type = {Master Thesis}, author = {Drissi El Bouzaidi, Achraf}, title = {Entwurf von seriellen Schnittstellen zur Konfiguration und Test integrierter Schaltkreise}, doi = {10.26205/opus-3368}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33685}, pages = {148}, year = {2023}, abstract = {Diese Masterarbeit befasst sich mit der Entwicklung von serieller Schnittstelle zur Konfiguration und {\"U}berpr{\"u}fung von integrierten Schaltungen. Das Projekt behandelt zum einen die Umsetzung eines I2C-Master-Interfaces in Verilog und die Optimiereung und Erweiterung der Schaltung. Der Hauptfokus liegt jedoch auf der Implementierung des JTAG (Joint Test Action Group) Protokolls in Verilog. Der Bericht gliedert sich in zwei Teile. Der erste Teil befasst sich mit den grundlegenden Funktionen des I2C-Master gem{\"a}ß der NXP-UM10204 Spezifikation. Hier wird dargestellt, wie die Grundschaltung implementiert wurde und wie die implementierten Module genutzt werden k{\"o}nnen. Der Hauptbestandteil besch{\"a}ftigt sich mit den grundlegenden Konzepten des JTAG-Standards und seiner praktischen Anwendung. Es wird demonstriert, wie das JTAGProtokoll in Verilog umgesetzt wurde und wie es zur {\"U}berpr{\"u}fung und Konfiguration des Zustands eines integrierten Schaltkreises genutzt werden kann. Der Bericht schließt mit der Simulation von Testf{\"a}llen und einer Zusammenfassung der Ergebnisse.}, language = {de} } @unpublished{LattnerGellerKluck2023, author = {Lattner, Yannick and Geller, Marius and Kluck, Norbert}, title = {Efficiency Approximation of Centrifugal Compressors in the Cordier Diagram}, doi = {10.26205/opus-3366}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33661}, pages = {12}, year = {2023}, abstract = {We present a simulation data-based efficiency approximation for radial turbocompressors, which is implemented in the well-known Cordier diagram. A sophisticated CAE workflow is used to calculate the operational characteristics of 50 machine designs with 50 impeller geometry variations each. A Kriging-based surrogate model is trained to approximate the efficiency of any machine designs' best geometry design. The models are implemented into a machine design workflow. As a result, duty-specific Cordier lines are introduced. They are automatically generated for a set of machine design parameters. The efficiency of the designs along the duty-specific Cordier lines is approximated. Using optimization techniques, an optimal compressor design for the given duty on every specific Cordier line may be identified. This highly increases the amount of information available in the early design stages for radial turbocompressors.}, language = {en} } @phdthesis{Christiani2023, type = {Master Thesis}, author = {Christiani, Stanislav}, title = {Entwurf eines integrierten 3-Level Abw{\"a}rtswandlers in einer 180nm CMOS Technologie}, doi = {10.26205/opus-3361}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33610}, pages = {80}, year = {2023}, abstract = {In dieser Arbeit wird ein 3-Level-Abw{\"a}rtswandler unter idealen und realen Bedingungen analysiert. Unter idealen Bedingungen werden der Tastgrad, die Induktivit{\"a}t und Kapazit{\"a}t des LC-Gliedes, die Stromwelligkeit, die Ausgangsspannungswelligkeit, die Spannung und die Spannungswelligkeit am fliegenden Kondensator sowie die {\"U}bertragungsfunktion des 3-Level-Abw{\"a}rtswandler diskutiert und hergeleitet. Unter realen Bedienungen werden die Implementierung des fliegenden Kondensators und die zeitliche Fehlanpassung zwischen den beiden Schaltsignalen diskutiert. Die {\"U}bertragungsfunktion des PID-Kompensators wird ausf{\"u}hrlich beschrieben und hergeleitet. Ziel dieser Arbeit ist es, einen 3-Level-Abw{\"a}rtswandler in einer 180nm CMOS Technologie unter Zuhilfenahme der Entwicklungssoftware „Cadence Virtuoso" zu entwerfen und durch Simulationen zu analysieren. Bei einer gegebenen Eingangsspannung von 3 V soll der Wandler eine Spannung von 1 V f{\"u}r einen maximalen Laststrom von 400 mA ausgeben. Die Welligkeit der Ausgangsspannung darf 10 mV nicht {\"u}berschreiten und die Schaltfrequenz soll bei 4 MHz liegen.}, language = {de} } @phdthesis{Kobyaoglu2023, type = {Bachelor Thesis}, author = {Kobyaoglu, Ferhan}, title = {Charakterisierung integrierter Dioden mit linearen Polarisationsfiltern und eines Transimpedanzverst{\"a}rkers in einer 65nm CMOS Technologie zur Verwendung in der optischen Winkelmessung}, doi = {10.26205/opus-3354}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33545}, pages = {133}, year = {2023}, abstract = {Diese Bachelorthesis beschreibt die Charakterisierung integrierter Dioden mit linearen Polarisationsfiltern und eines Tranzimpedanzverst{\"a}rkers in einer 65nm CMOS Technologie zur Verwendung in der optischen Winkelmessung. Dazu wurde zun{\"a}chst f{\"u}r den Testchip, auf dem sich die verschiedenen Dioden mit unterschiedlichen Polarisationsfiltern und der Transimpedanzverst{\"a}rker befinden, eine passende Leiterplatte mittels Altium Designer entworfen. Mithilfe dieser Leiterplatte konnten Messungen durchgef{\"u}hrt werden, um festzustellen, ob diese Technologie f{\"u}r die Verwendung als optischer Winkelsensor geeignet ist.}, language = {de} } @phdthesis{Salkovic2023, type = {Master Thesis}, author = {Salkovic, Edis}, title = {Entwicklung eines Mixed-Signal-Frontends f{\"u}r die Validierung von integrierten Halbleitern im Automobil-Temperaturbereich}, doi = {10.26205/opus-3359}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33597}, pages = {109}, year = {2023}, abstract = {Im Rahmen dieser Masterthesis soll die bereits im Rahmen meiner Masterstudienarbeit entwickelte Frontend-Platine best{\"u}ckt und im Zusammenspiel mit einem Zedboard in Betrieb genommen werden. Das Zedboard ist mit einem Baustein von Xilinx best{\"u}ckt, der sowohl einen FPGA als auch einen ARM-Mikrocontroller beinhaltet. Der FPGA-Mikrocontroller wurde bereits so konfiguriert, dass SPI Schnittstellen implementiert sind, die f{\"u}r die Ansteuerung der ADCs und DACs verwendet werden k{\"o}nnen. Die Aufgabe dieser Masterthesis besteht darin die Software f{\"u}r den ARM-Mikrocontroller unter Petalinux zu schreiben, mit der die SPI Schnittstellen gelesen und beschrieben werden k{\"o}nnen. Der Softwareteil, welcher wesentlicher Bestandteil der Thesis ist, konnte zufriedenstellend gel{\"o}st werden, sodass alle gew{\"u}nschten Funktionen enthalten sind. Die Frontendplatine aus der Masterstudienarbeit wurde {\"u}berarbeitet und eine zweite Version angefertigt, welche bis auf einige kleine Fehler gut funktioniert.}, language = {de} } @phdthesis{Eroglu2023, type = {Bachelor Thesis}, author = {Eroglu, Oguz}, title = {Entwurf von Leiterplatten f{\"u}r die Versorgung und Auslesung eines optischen Winkelgebers}, doi = {10.26205/opus-3352}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33527}, pages = {66}, year = {2023}, abstract = {Diese Bachelorarbeit beschreibt den Entwurf von Leiterplatten mit Altium Designer f{\"u}r die Auslesung eines Poldi- Sensors. Die Leiterplatte aus der Betrieblichen Praxis, auf der die Spannungsversorgung des Sensorsystems implementiert wurde, wurde {\"u}berarbeitet und es wurden zwei Auslesekan{\"a}le der Poldi Platine implementiert und getestet. F{\"u}r die Ausg{\"a}nge der Spannungsversorgung auf der ersten Platine werden Terminalbl{\"o}cke verwendet. Die neu entworfenen Leiterplatten mit den Auslesekan{\"a}len des Poldi- Sensors k{\"o}nnen damit verbunden werden, um versorgt zu werden.}, language = {de} } @article{Mennen{\"o}h2023, author = {Mennen{\"o}h, Hartwig}, title = {Eine neue Interpretation und elementare Absch{\"a}tzung f{\"u}r den Internen Zinsfuß}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33407}, pages = {22}, year = {2023}, abstract = {In diesem Beitrag werden im ersten Teil eine neue Definition und damit zugleich auch eine neue Interpretation des Internen Zinsfußes vorgestellt. Ausgehend von dieser neuartigen Basis wird im zweiten Teil eine neue, elementare Sch{\"a}tzgleichung f{\"u}r den konkreten Zahlenwert des internen Zinsfußes hergeleitet.}, language = {de} } @book{BeenkenBornhornLinnenbrinketal.2023, author = {Beenken, Matthias and Bornhorn, Hubert and Linnenbrink, Lukas and M{\"o}rchel, Jens}, title = {Nachhaltigkeit und Versicherungen aus Kundensicht}, publisher = {Fachhochschule Dortmund, Fachbereich Wirtschaft, Forschungs- stelle Risikomanagement, Versicherungsregulierung und Vertrieb}, address = {Dortmund}, doi = {10.26205/opus-3336}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33364}, pages = {120}, year = {2023}, language = {de} } @phdthesis{Nacer2022, type = {Bachelor Thesis}, author = {Nacer, Mohammed}, title = {Entwurf einer DCM-Schaltung f{\"u}r die Verbesserung der Effizienz eines synchronen Abw{\"a}rtswandlers bei niedrigen Laststr{\"o}men}, doi = {10.26205/opus-3328}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33286}, pages = {56}, year = {2022}, language = {de} } @phdthesis{Mneja2022, type = {Bachelor Thesis}, author = {Mneja, Mehdi}, title = {FPGA-Implementierung einer Ringoszillator basierten Physically Unclonable Function}, doi = {10.26205/opus-3327}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33271}, year = {2022}, abstract = {Physical Unclonable Functions (PUFs) sind Schaltkreisprimitive, die abh{\"a}ngig von den unkontrollierbaren Schwankungen im Herstellungsprozess chip-spezifische und einzigartige Ausgaben erzeugen. Diese kosteng{\"u}nstigen und hocheffizienten Strukturen haben eine breite Palette von Anwendungsbereichen einschließlich Authentifizierung, Schl{\"u}sselgenerierung und IP-Schutz. In dieser Arbeit geht es um die FPGA-Implementierung einer Ringoszillator basierten Physically Unclonable Function, die mit dem Yosys-Framework auf einem Gatemate FPGA der Firma Cologne Chip implementiert werden soll.}, language = {de} } @article{LattnerGeller2023, author = {Lattner, Yannick and Geller, Marius}, title = {Radial Turbocompressor Chord Length Approximation for the Reynold's Number Calculation}, doi = {10.26205/opus-3335}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33351}, year = {2023}, abstract = {We present an approximation model for the chord length of radial turbocompressors. The model enables the calculation of a compressor's chord Reynold's number during the machine design process. The chord Reynold's number is shown to be the most accurate representation of the fluid dynamic properties inside the radial turbocompressor's impeller. It — however — requires the computation of the chord length, which is only available after defining the final impeller geometry. The method presenting in this paper only employs the compressors principal dimensions to approximate the chord length. The chord is modelled using a B{\´e}zier spline and quarter ellipse. This enables the earlier use of the chord Reynold's number during the machine design process of radial turbocompressors.}, language = {en} } @phdthesis{Carpisan2022, type = {Bachelor Thesis}, author = {Carpisan, {\"U}mm{\"u}han}, title = {Programmierung eines ESP32-Mikrocontrollers zur {\"U}berwachung einer Batteriespannung {\"u}ber die LoRaWAN Funktechnologie}, doi = {10.26205/opus-3326}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33268}, pages = {100}, year = {2022}, abstract = {Im Rahmen dieser Abschlussarbeit wird die Kommunikation in LoRaWAN Funktechnologie getestet. Der Fokus ist hier die Programmierung eines ESP32- Mikrocontrollers, der LoRaWAN-Kommunikationsf{\"a}hig ist und Spannungswerte an einer Batterie {\"u}berwacht. Dabei erm{\"o}glicht es die Programmierung des ESP32, die Nutzdaten an einen Netzwerkserver zu senden. Der Abruf der Informationen erfolgt {\"u}ber einen Internetzugriff auf den Netzwerkserver. Zum Test wurde ein Labornetzger{\"a}t und eine Leiterplatte benutzt. Hierbei wurde die Spannung {\"u}ber einen ADC eingelesen und {\"u}ber LoRaWAN an den Netzwerkserver weitergeleitet.}, language = {de} } @phdthesis{Große-Sch{\"o}nepauck2022, type = {Master Thesis}, author = {Große-Sch{\"o}nepauck, Paul}, title = {Der Dokumentarfilm {\"u}ber Musik und darstellende K{\"u}nste im Spagat zwischen unverf{\"a}lschtem Originalton und Sound Design}, doi = {10.26205/opus-3324}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33240}, pages = {84, IV}, year = {2022}, abstract = {Die hier vorliegende Arbeit besch{\"a}ftigt sich mit den besonderen Anforderungen an die Tongestaltung in Dokumentarfilmen {\"u}ber Musik und die darstellenden K{\"u}nste. Der Dokumentarfilm ist ein Sonderfall unter den Filmgenres: immer begleitet von Fragen nach Authentizit{\"a}t und Wirklichkeitswiedergabe, eingeschr{\"a}nkt in der Drehplanung und gepr{\"a}gt von spontanem Reagieren. Dies betrifft nat{\"u}rlich auch den Ton und seine Aufnahme; und auch die sp{\"a}tere Tongestaltung muss die Fragen nach einem Realit{\"a}tsanspruch in besonderem Maße beachten. 
In Filmen {\"u}ber Musik und darstellende K{\"u}nste versch{\"a}rfen sich diese Fragen nochmals, denn die genannten Themen vereint, dass sie eine eigene, bereits gestaltete Ton-Ebene enthalten (z.B. Musik im Tanzfilm oder Sound Design im Theater). Wie ist es m{\"o}glich, kreativ mit einem Ton umzugehen, dem bereits ein Konzept zugrunde liegt, wie mit einer Musik, die bereits fertig geschrieben, aufgenommen und gemischt ist? Zun{\"a}chst werde ich auf die Dokumentarfilmgeschichte sowie auf die Entwicklungen in der Dokumentarfilmtheorie eingehen, um die Sonderrolle zu verdeutlichen und die Analyse vorzubereiten. In der darauffolgenden Analyse von f{\"u}nf Dokumentarfilmen sowie meines eigenen Master-Projekts werde ich untersuchen, welche Strategien im Umgang mit gestaltetem Originalton gew{\"a}hlt wurden und welche Wirkungen die unterschiedlichen Vorgehensweisen erzielen.}, language = {de} } @techreport{BalmuchanowJustMoenikes2022, type = {Working Paper}, author = {Balmuchanow, Angelika and Just, Marc and Moenikes, Lisette}, title = {Zusammenarbeit von Wissenschaft und Praxis, Zukunftsbildung f{\"u}r eine nachhaltige Stadtgesellschaft. Handlungsempfehlungen - eine Brosch{\"u}re. Zukunftsstadt 2030+ Gelsenkirchen}, doi = {10.26205/opus-3304}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33044}, pages = {49}, year = {2022}, abstract = {Die Brosch{\"u}re pr{\"a}sentiert Handlungsempfehlungen f{\"u}r die Gestaltung der Zusammenarbeit von Wissenschaft und Praxis in Reallaboren, sowie zum Konzept Zukunftsbildung ausgehend von dem Forschungsprojekt "Lernende Stadt Gelsenkirchen" des Wettbewerbs Zukunftsstadt 2030+.}, language = {de} } @phdthesis{Battai2022, type = {Bachelor Thesis}, author = {Battai, Abdallah}, title = {Steuerung eines Keithley 2400 Sourcemeters {\"u}ber eine RS-232 Schnittstelle mit Hilfe von SCPI Befehlen}, doi = {10.26205/opus-3297}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32977}, pages = {46}, year = {2022}, abstract = {Control of a Keithley 2400 Sourcemeters via an RS-232 Interface using SCPI Commands}, language = {de} } @phdthesis{Karmadi2022, type = {Bachelor Thesis}, author = {Karmadi, Idriss}, title = {FPGA Implementierung einer SRAM basierten Physically Unclonable Function}, address = {Dortmund}, doi = {10.26205/opus-3293}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32932}, pages = {63}, year = {2022}, abstract = {Die vorliegende Arbeit befasst sich mit der FPGA Implementierung einer SRAM basierten Physically Unclonable Function, welche unter Verwendung der Synthesesoftware Yosys umgesetzt werden soll. Nach einer notwendigen Einf{\"u}hrung in das GateMate FPGA 1A1 wird ein umfassender {\"U}berblick auf ein Block RAM (BRAM) gegeben. Basierend auf der VHDL Sprache wird ein Modul erstellt, das aus verschiedenen Untermodulen besteht, um die Daten des BRAMs {\"u}ber eine serielle Schnittstelle zu transferieren. Als Ergebnis werden die Daten ausgelesen und ausgewertet.}, language = {de} } @phdthesis{Ben Hamouda2022, type = {Bachelor Thesis}, author = {Ben Hamouda, Omar}, title = {Konfiguration eines STM32-Mikrocontrollers als ein-stellbare Referenzspannungsquelle mit SCPI-Schnittstelle}, doi = {10.26205/opus-3289}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32890}, pages = {73}, year = {2022}, abstract = {Konfiguration eines STM32-Mikrocontrollers als einstellbare Referenzspannungsquelle mit SCPI-Schnittstelle}, language = {de} } @phdthesis{Gasmi2022, type = {Bachelor Thesis}, author = {Gasmi, Amine}, title = {Auslegung eines Tiefsetzstellers mit pulsweitenmodulierter Regelung durch einen Hysterese-Komparator}, doi = {10.26205/opus-3282}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32825}, pages = {29}, year = {2022}, abstract = {Die Bachelorthesis besch{\"a}ftigt sich mit dem Entwurf eines Tiefsetzstellers in einer 180nm CMOS Technologie. Der Fokus liegt auf der Umsetzung einer Regelung, die auf einem Hysterese Verfahren beruht und daf{\"u}r sorgt, dass der Tiefsetzsteller die erforderliche Ausgangsspannung unabh{\"a}ngig von St{\"o}rparametern erreicht. Zwei verschiedene Verfahren, die auf einer Welligkeitsinjektionstechnik beruhen, werden vorgestellt und untersucht. Der Tiefsetzsteller wird f{\"u}r eine gegebene Spezifikation ausgelegt und es werden beide Ans{\"a}tze der Hysterese-Regelung umgesetzt und mit Hilfe der Simulationsresultate verifiziert}, language = {de} } @phdthesis{M{\"u}ller-Baumgart2022, type = {Bachelor Thesis}, author = {M{\"u}ller-Baumgart, Antonia}, title = {Estimation of fuel consumption of pleasure vessels based on environmental data models}, doi = {10.26205/opus-3198}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31988}, pages = {130}, year = {2022}, language = {en} } @techreport{TemplinStreblow-PoserFeldmann2021, author = {Templin, Daniela and Streblow-Poser, Claudia and Feldmann, Jonas}, title = {Wirtschaft als Alternative - Zum Umgang mit Multioptionalit{\"a}t in Studienentscheidungen. Abschlussbericht zum Projekt „Diversit{\"a}t und Bildung" (Projektphase II: Wirtschaft)}, organization = {Fachhochschule Dortmund}, doi = {10.26205/opus-3253}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32531}, pages = {57}, year = {2021}, abstract = {Im Projekt "Diversit{\"a}t und Bildung" wurden die handlungsleitenden Orientierungen von Studierenden exploriert, welche der Studienwahl und dem Studierverhalten zugrunde liegen. Am Beispiel des Fachbereichs Wirtschaft konnten insgesamt f{\"u}nf handlungsleitende Orientierungen herausgearbeitet und typologisch unterschieden werden. Anders als in der ersten Projektphase wurden diese f{\"u}nf Typen anhand der hermeneutischen Analyse von Interviews mit Lehrenden in Bezug auf die Relationen von Selbst- und Fremdwahrnehmungen betrachtet.}, language = {de} } @phdthesis{Shi2022, type = {Master Thesis}, author = {Shi, Yanchen}, title = {Power Simulation of a MIPS microAptiv UP Core implemented as a virtual ASIC prototype in a 65nm CMOS technology}, doi = {10.26205/opus-3217}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32171}, pages = {93}, year = {2022}, abstract = {This thesis presents a power simulation of a MIPS MicroAptiv UP Core implemented as a virtual ASIC prototype using Taiwan Semiconductor Manufacturing Company(TSMC) 65 nm CMOS technology. Based on the MIPS instruction set program data is generated and introduced in the simulation by means of initialization files. Before the simulation, technology specific SRAM modules are integrated into theMIPS core. Two different programs are used for power characterization. The first program performs frequent memory accesses by means of load/store word instructions, while the second program is a loop which operates on registers only and mainly increments addresses. The simulation is based on a virtual prototype which is generated by synthesis and place \& route including post-layout parasitic extractions. The stimuli for the power extraction is generated via gate-level simulation and forwarded to the power calculation engine. The effect of X-propagation on gate-level simulations is avoided by modifying the address-related statements in the execution data path module, which use another form of 2 to 1 multiplexer, setting the output to zero for all input signals even with an initial value of 'x' without changing the functionality. Finally, the consumed power is provided by reports generated by the power simulation engine. The memory-centric program consumes 35.39mW of internal power using instructions, which is 0.73mW less than the internal power of the register-centric program, and the overall average power is also lower by almost 0.7mW.}, language = {en} } @phdthesis{Yigit2022, type = {Bachelor Thesis}, author = {Yigit, Alperen}, title = {Temperaturstabile Bandgap-Spannungsreferenz mit stabilisiertem Differenzverst{\"a}rker mit einer Referenzspannung von 1,2 V f{\"u}r die Verwendung in einem synchronen Buck-Konverter}, doi = {10.26205/opus-3196}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31969}, pages = {79}, year = {2022}, abstract = {In dieser Arbeit wird eine temperaturstabile Bandgap-Spannungsreferenzschaltung (dt. Bandabstandsreferenz) mit stabilisiertem Differenzverst{\"a}rker f{\"u}r einen synchronen Buck-Konverter (dt. Abw{\"a}rtswandler) entwickelt, welcher eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt. Die Bandgap-Spannungsreferenzschaltung ist eine von vielen ben{\"o}tigten Komponenten des synchronen Buck-Konverters, welche im Rahmen dieser Arbeit entwickelt wurde und in die Schaltung des Buck-Konverters integriert werden soll. F{\"u}r die Entwicklung und Simulation der Schaltung der Spannungsreferenz wird das Programm ,,Virtuoso 6.1-64b" des Softwareherstellers ,,Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit gr{\"o}ßten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle f{\"u}r alle im Abw{\"a}rtswandler verwendeten Bauteile.}, language = {de} } @phdthesis{Stecker2021, type = {Master Thesis}, author = {Stecker, Lucie}, title = {Die Bedeutung der K{\"u}nstlichen Intelligenz zur Erreichung der UN-Nachhaltigkeitsziele}, doi = {10.26205/opus-3183}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31831}, pages = {140}, year = {2021}, abstract = {Climate change related issues have increasingly gained attention of those in the field of science, business and politics. In addition to that, the United Nations (UN) has sustainable development on its agenda and is looking for innovative ways to achieve it. Great potential is seen in the complex technology of artificial intelligence (AI). AI is progressively causing changes in all areas of life such as traffic, com-munication, work and health. The aim of this master's thesis is to investigate, whe-ther or not, AI applications can have a positive effect on the achievement of the first five Sustainable Development Goals (SDGs) of the UN's Agenda 2030 concerning poverty, hunger, health, education and genderequality. Therefore the theoretical fundamentals of AI and the concept of sustainable development are clarified. Also a connection between the two subject areas is drawn. Based on existing AI applica-tions in the field of sustainability and previous research, that links AI and sustaina-bility, the discussion reveals to which extent positive and negative effects can be shown by using the technology for achieving the five SDGs. The results indicate that AI offers opportunities to lead society in the direction of future sustainability within planetary boundaries; however, unexpected negative consequences must be taken into account. International legal frameworks can counteract the risks of using the intelligent technologies. The orientation towards economic growth, which is also reflected in the use of AI, has prevented a sustainable orientation up to now.}, language = {de} } @book{Beenken2022, author = {Beenken, Matthias}, title = {Versicherungsvertrieb}, publisher = {Verlag Versicherungswirtschaft}, address = {Karlsruhe}, isbn = {978-3-96329-401-3}, doi = {10.26205/opus-3189}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31890}, pages = {447}, year = {2022}, language = {de} } @phdthesis{Moenikes2022, type = {Master Thesis}, author = {Moenikes, Lisette}, title = {Transformative Lernprozesse in BNE-Projekten}, doi = {10.26205/opus-3186}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31861}, year = {2022}, abstract = {Das Konzept der Bildung f{\"u}r nachhaltige Entwicklung (BNE)erzielt, Lernende zur aktiven Gestaltung einer {\"o}kologisch- wie sozialvertr{\"a}glichen Gesellschaft zu bef{\"a}higen. Gleichzeitig wird BNE auf-grund der Formulierung subjektiver Kompetenzen und der Missachtung von Wachstumszw{\"a}ngen eine bildungspolitische Steuerung und eine Entpolitisierung von Nachhaltigkeit vorgeworfen. Daran ankn{\"u}pfend lenkt das Konzept des Transformativen Lernens den Blick auf individuelle Bedeutungsperspektiven mit Bezug zu gesellschaftlichen Alltagsideologien. Mit dem Ziel eines kollektiven Bewusstwerdungsprozesses wird eine anwendungsorientierte partizipative Bildungsarbeit gefordert. Anhand des BNE-Praxisprojektes Kolleg21 in Gelsenkirchen untersucht diese empirische Forschungsarbeit, welche Lernprozesse und Kompetenzentwicklungen non-formale Bildungsprojekte erm{\"o}glichen.}, language = {de} } @phdthesis{Nguyen2021, type = {Master Thesis}, author = {Nguyen, Michael}, title = {Die immersive Klangwelt - Das Kino als Ort zwischen Realit{\"a}t und Abstraktion}, doi = {10.26205/opus-3184}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31843}, pages = {252}, year = {2021}, abstract = {Virtual Reality, Games und immersive Medien sind zurzeit in aller Munde. {\"U}berall liest man von Schlagw{\"o}rtern wie 3D, Immersion oder Spatial-Audio - zum einen in meist stark auf Technik fokussierten Artikeln, zum anderen fast ausschließlich bezogen auf Games und Virtual Reality (VR). Gleichzeitig findet eine gegenl{\"a}ufige Entwicklung statt, indem Filme vermehrt auf Smartphones und Tablets konsumiert und Big-Budget-Produktionen statt im Kino auf Streaming-Plattformen ver{\"o}ffentlicht werden. In diesem Spannungsfeld m{\"o}chte ich einen Schritt zur{\"u}ckgehen und den klassischen Film betrachten. Wie schafft er es seit seinem Bestehen, den Zuschauer in das Geschehen zu involvieren? Was kann er von den aktuellen Entwicklungen {\"u}bernehmen oder ist das Medium in der aktuellen Form ein Auslaufmodell? Mit Blick auf das Sounddesign untersuche ich, wie immersive Wirkungen im Film entstehen und warum Kl{\"a}nge im Allgemeinen immersive Eigenschaften besitzen. Dazu f{\"u}hre ich im ersten Kapitel in das un{\"u}bersichtliche Themenfeld der medialen Immersion ein. Im zweiten Kapitel erarbeitete ich mein Komponentenmodell der klanglichen Immersion (KMKI), ein Analysemodell, mit dem sich immersive Wirkungen im Film untersuchen lassen. Dieses wende ich an diversen Filmbeispielen praktisch an und schaffe außerdem ein theoretisches Fundament, damit das Modell offen f{\"u}r zuk{\"u}nftige Erweiterungen bleibt. Abschließend fasse ich im dritten Kapitel die Ergebnisse der Arbeit zusammen und erkl{\"a}re anhand meiner praktischen Masterarbeit totalSense meine eigene Herangehensweise, um eine immersive H{\"o}rerfahrung zu schaffen.}, language = {de} } @misc{OPUS4-3180, title = {fh-presse Dezember 2021}, series = {fh-presse : Zeitung der Fachhochschule Dortmund}, volume = {42}, number = {4}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31801}, pages = {8}, year = {2021}, abstract = {Ausgabe 4/2021 der fh-presse}, language = {de} } @misc{OPUS4-3179, title = {fh-presse September 2021}, series = {fh-presse : Zeitung der Fachhochschule Dortmund}, volume = {42}, number = {3}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31799}, pages = {8}, year = {2021}, abstract = {Ausgabe 3/2021 der fh-presse}, language = {de} } @misc{OPUS4-3178, title = {fh-presse Juni 2021}, series = {fh-presse : Zeitung der Fachhochschule Dortmund}, volume = {42}, number = {2}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31780}, pages = {8}, year = {2021}, abstract = {Ausgabe 2/2021 der fh-presse}, language = {de} } @misc{OPUS4-3177, title = {fh-presse M{\"a}rz 2021}, series = {fh-presse : Zeitung der Fachhochschule Dortmund}, volume = {42}, number = {1}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31776}, pages = {8}, year = {2021}, abstract = {Ausgabe 1/2021 der fh-presse}, language = {de} } @phdthesis{{\"O}zkan2022, type = {Master Thesis}, author = {{\"O}zkan, Nurullah}, title = {Entwicklung eines Messkonzeptes zur Detektion ionisierender Photonenstrahlung durch ein elektronisches Personendosimeter}, doi = {10.26205/opus-3169}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31698}, pages = {147}, year = {2022}, abstract = {Ionisierende Strahlung kann bei h{\"o}heren Dosisleistungen lebensgef{\"a}hrlich sein. Um die Menschen vor solch einer Strahlung warnen zu k{\"o}nnen, wird im Rahmen dieser Arbeit die Entwicklung eines Messkonzeptes in CMOS Technologie zur Detektion ionisierender Photonenstrahlung durch ein elektronisches Personendosimeter beschrieben. Die entwickelte Schaltung soll sp{\"a}ter in einem Personendosimeter im klinischen Umfeld zum Einsatz kommen. Zus{\"a}tzlich werden die Charakteristiken einer PIN-Diode untersucht. Die Schaltung wird auf Transistorebene aufgebaut, sodass sie sp{\"a}ter als integrierte Schaltung in einem Chip hergestellt werden kann.}, language = {de} } @phdthesis{Kremer2022, type = {Master Thesis}, author = {Kremer, Robert}, title = {Experimentelle und simulative Untersuchung der Kristallstruktur und Eigenspannungen an Selektiv Lasergeschmolzenen Bauteilen aus CuSn10}, doi = {10.26205/opus-3162}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31624}, year = {2022}, abstract = {Die vorliegende Masterthesis behandelt die Prozess- und Kristallstruktursimulation Selektiv Lasergeschmolzener CuSn10 Bauteile mit Ansys. Zun{\"a}chst wurde das Ausgangspulver untersucht und auf der vorhandenen Fertigungsanlage parametrisiert. Mit dem erstellten Parametersatz wurden Werkstoffproben gefertigt und untersucht, um zusammen mit Literaturwerten ein Werkstoffmodell f{\"u}r die Simulationen aufbauen zu k{\"o}nnen. Anschließend wurde ein thermisch-mechanisches Modell zur Prozesssimulation in Ansys aufgebaut und anhand gefertigter Bauteile kalibriert. Es gelang, damit die Eigenspannungen in einem Bauteil vorherzusagen, welches zuvor gefertigt und mittels Bohrlochmethode untersucht wurde. Eine weitere Validierung scheiterte aufgrund der gew{\"a}hlten Geometrie des Validierungsbauteiles . Die Kristallstruktur konnte mit einem in Ansys hinterlegten Werkstoffmodel f{\"u}r einen 1.4404 simuliert und mit vorhandenen Werten {\"u}berpr{\"u}ft werden. Mit dem erstellten Werkstoffmodell wurde die Kristallstruktur f{\"u}r CuSn10 vorhergesagt, jedoch im Rahmen dieser Arbeit nicht validiert. Abschließend wird eine Empfehlung f{\"u}r das weitere Vorgehen gegeben.}, language = {de} } @book{Beenken2021, author = {Beenken, Matthias}, title = {Pools und Dienstleister f{\"u}r Versicherungsmakler}, publisher = {BVK Dienstleistungsgesellschaft mbH}, address = {Bonn}, isbn = {978-3-00-071057-5}, doi = {10.26205/opus-3164}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31647}, pages = {97}, year = {2021}, abstract = {Studie, herausgegeben vom Bundesverband Deutscher Versicherungskaufleute BVK e.V. in Kooperation mit bbg Betriebsberatungs GmbH Versicherungsforen Leipzig GmbH Maklerforen Leipzig GmbH.}, language = {de} } @phdthesis{Kiyak2021, type = {Bachelor Thesis}, author = {Kiyak, Mehmet}, title = {Konfiguration einer GNU RISC-V Toolchain f{\"u}r die Programmierung eines Sipeed Longan Nano Mikrocontroller-Boards in der Eclipse IDE}, doi = {10.26205/opus-3123}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31230}, pages = {81}, year = {2021}, abstract = {Diese Arbeit besch{\"a}ftigt sich mit der Konfiguration der GNU RISC-V Toolchain f{\"u}r die erste Programmierung des Entwicklungsboards Sipeed Longan Nano in der Eclipse Entwicklungsumgebung. In diesem Zusammenhang wurde der Aufbau eines Mikrocontrollers, der Ablauf der Erstellung von Software und die Konfiguration der GNU RISC-V Toolchain f{\"u}r die Programmierung der RGB LED des Entwicklungsboards beschrieben. Dazu geh{\"o}rt das Linker-Script, die Vektortabelle und der Startcode.}, language = {de} } @phdthesis{Beer2021, type = {Master Thesis}, author = {Beer, Aaron}, title = {Implementierung eines bayesschen Algorithmus zur Optimierung von Syntheseergebnissen}, doi = {10.26205/opus-3114}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31146}, pages = {187}, year = {2021}, abstract = {Die vorliegende Masterthesis beschreibt die Implementierung eines bayesschen Algorithmus zur Optimierung von Syntheseergebnissen. Zu Beginn wird eine Einleitung in die Synthese digitaler Schaltungen sowie aller f{\"u}r die Optimierung relevanten Parameter gegeben. Das Liberty-Format zur Beschreibung von Zellbibliotheken wird erl{\"a}utert und die f{\"u}r die Optimierung erstellte Zellbibliothek imes_cc wird vorgestellt. Daraufhin wird die Synthese von Testschaltungen unter Einbezug der Bibliothek mithilfe eines automatisierten Arbeitsablaufs vorgestellt. Hierbei werden Timing-, Area-, und Power-Parameter zur Beurteilung der synthetisierten Netzliste aus den erstellten Reports herausgelesen und vergleichend dargestellt. Die Implementierung des Algorithmus auf Basis des Scikit-Optimize-Moduls wird daraufhin erl{\"a}utert und die erzielten Optimierungen anhand der Testschaltungen dargestellt.}, language = {de} } @phdthesis{Porombka2021, type = {Bachelor Thesis}, author = {Porombka, Jonas}, title = {Urbane Soundscapes - Der L{\"a}rm im urbanen Raum und auditive Stadtgestaltung am Beispiel der Stadt Bochum}, doi = {10.26205/opus-3102}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31022}, pages = {53}, year = {2021}, abstract = {Das Ziel der vorliegenden Bachelorarbeit ist die Vermittlung eines grundlegenden Verst{\"a}ndnisses f{\"u}r die akustischen Umgebungen einer Stadt und die Auswirkungen von L{\"a}rm auf den menschlichen Organismus und die Umwelt. Hierf{\"u}r werden zun{\"a}chst eine Einf{\"u}hrung in die Soundscape-Forschung gegeben und wichtige Begrifflichkeiten f{\"u}r die Analyse von Soundscapes erl{\"a}utert. Am Beispiel der Stadt Bochum wird anschließend auf den Zustand der akustischen Umgebungen im urbanen Raum eingegangen und die Relevanz der auditiven Stadtplanung verdeutlicht. Daraufhin wird ein Einblick in aktuelle Forschungen gegeben, die auf einen neuen und den klanglichen Aspekt umfassenden Standpunkt der modernen St{\"a}dteplanung hoffen lassen. Abschließend wird die Konzeption und Realisierung der Soundscape-Komposition Urban Transitions unter der Ber{\"u}cksichtigung der gewonnenen Erkenntnisse beschrieben und ein Bezug zu vergleichbaren Werken hergestellt.}, language = {de} } @phdthesis{Karaarslan2021, type = {Bachelor Thesis}, author = {Karaarslan, Remzi}, title = {Automatisierte messtechnische Charakterisierung eines Time-to-Digital Converters f{\"u}r eine Time-of-Flight Anwendung}, doi = {10.26205/opus-3101}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31017}, year = {2021}, abstract = {In dieser Bachelorarbeit wird ein Time-to-Digital Converter f{\"u}r eine Time-of-Flight Anwendung untersucht und durch Messungen charakterisiert. Der Time-to-Digital Converter, der von zwei ehemaligen Studenten der Fachhochschule Dortmund entwickelt wurde, ist daf{\"u}r zust{\"a}ndig, die temperaturbedingte {\"A}nderung der Einschaltverz{\"o}gerung der Lichtquelle, die w{\"a}hrend den Signalaufnahmen einer Time-of-Flight Kamera entsteht, zu erfassen und die entstandenen Verz{\"o}gerungen zu korrigieren. Die Aufgabe dieser Arbeit ist es, den entwickelten Testchip mit einer vorentwickelten Platine von Elmos Semiconductor SE zu analysieren und zu {\"u}berpr{\"u}fen, ob der Testchip ordnungsgem{\"a}ß funktioniert. Um den Testchip so aussagekr{\"a}ftig wie m{\"o}glich zu testen, wird unter Einbindung der Programmiersoftware Qt der Test des TDC automatisiert.}, language = {de} } @article{H{\"u}tte2021, author = {H{\"u}tte, Mario}, title = {"Herzlich gr{\"u}ssend und Heil Hitler!" - Der Briefwechsel der Bibliothekare Georg Leyh und Karl Preisendanz w{\"a}hrend der Zeit des Nationalsozialismus (Langfassung)}, issn = {1864-2950}, doi = {10.26205/opus-3090}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30909}, pages = {69}, year = {2021}, abstract = {Die Bibliothekare Georg Leyh (1877-1968), Direktor der Universit{\"a}tsbibliothek T{\"u}bingen 1921-1947, und Karl Preisendanz (1883-1968), Direktor der Universit{\"a}tsbibliothek Heidelberg 1935-1945, standen w{\"a}hrend der Zeit des Nationalsozialismus in engem brieflichen Kontakt. Die in den Nachl{\"a}ssen von Leyh (Staatsbibliothek zu Berlin - Preußischer Kulturbesitz) und Preisendanz (Universit{\"a}tsbibliothek Heidelberg) {\"u}berlieferte Korrespondenz stellt eine bedeutende Quelle zur neueren Bibliotheksgeschichte dar. F{\"u}r die vorliegende Studie wurden insgesamt 165 Briefe ausgewertet, die sowohl berufliche als auch private Themen behandeln. Die Untersuchung gibt Aufschluss {\"u}ber biographische Aspekte, das Verh{\"a}ltnis der beiden Korrespondenten zueinander und liefert Erkenntnisse zum Zustand des wissenschaftlichen Bibliothekswesens in Diktatur und Krieg.}, language = {de} } @phdthesis{Bankowsky2021, type = {Master Thesis}, author = {Bankowsky, Maurice}, title = {Validierung des SLDO-Spannungsreglers f{\"u}r die Pixeldetektoren des ATLAS- und des CMS- Experiments am HL-LHC und Erweiterung des Shuldo-Testsystems um programmierbare Potentiometer}, doi = {10.26205/opus-3081}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30811}, pages = {170}, year = {2021}, abstract = {Die Master-Thesis umfasst die Einf{\"u}hrung in die CERN-Projekte und in den Shunt-LDO-Regler. Der Regler wird von der Revision 0.1 hin zur Revision 0.3 weiterentwickelt. Hierbei wird eine Leiterplattenentwicklung mittels Altium Designer, eine grafische Benutzer-oberfl{\"a}che mittels Qt programmiert, sowie Montage- und L{\"o}tarbeiten durchgef{\"u}hrt. Der Kernpunkt der Thesis entspricht der Validierung des SLDO Spannungsreglers f{\"u}r die Pixeldetektoren des ATLAS- und des CMS- Experiments am HL-LHC. Ein weiterer Kernpunkt ist die Implementierung digitaler Potentiometer {\"u}ber denen ein automatisierter Messvorgang mittels der „Shuldo-Test-Messsteuerungs-Software" durchgef{\"u}hrt werden kann. Hierdurch wird dem Benutzer eine anwendungsfreundliche Umgebung zur Verf{\"u}gung gestellt, um die Steigung und den Offset der Eingangsspannung {\"u}ber das Testtool in einem bestimmten Bereich automatisiert zu variieren.}, language = {de} } @book{BeenkenLinnenbrinkRadtke2021, author = {Beenken, Matthias and Linnenbrink, Lukas and Radtke, Michael}, title = {Betriebswirtschaftliche Strukturen des Versicherungsvertriebs - BVK-Strukturanalyse 2020/2021}, publisher = {VersicherungsJournal Verlag}, address = {Ahrensburg}, isbn = {978-3-938226-65-0}, doi = {10.26205/opus-3080}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30801}, pages = {163}, year = {2021}, abstract = {Seit Jahrzehnten erhebt der Bundesverband Deutscher Versicherungskaufleute e.V. (BVK) Strukturdaten bei den selbstst{\"a}ndigen Versicherungskaufleuten. Er schafft damit Transparenz {\"u}ber Umsatz- und Kostenstrukturen und deren Ver{\"a}nderung im Lauf der Zeit. Alle zwei Jahre werden diese Daten erhoben.}, language = {de} } @phdthesis{Bouroumiya2021, type = {Master Thesis}, author = {Bouroumiya, Reda}, title = {Digital geregelte Frequenzkorrektur eines strahlenharten Relaxations-Oszillators f{\"u}r eine CAN Bittiming Einheit in 65nm CMOS Technologie}, doi = {10.26205/opus-3071}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30711}, pages = {122}, year = {2021}, abstract = {Diese Arbeit behandelt den Entwurf und die Implementierung einer Frequenzregelung f{\"u}r den analogen Relaxationsoszillator des im Kontrollsystem des ATLAS-Pixeldetektors eingesetzten CANakari-Controllers des MOPS Chips. Bestehend aus einem Pulsz{\"a}hler, einem PID-Regler, Phasenfehler-Register und einem Control-FSM-Modul, wird das Regelsystem mit dem digital-gesteuerten analogen Oszillator und der Bittiming-Logik verdrahtet. Diese Komponenten k{\"o}nnen miteinander kommunizieren, Daten austauschen und bilden somit einen geschlossenen Regelkreis. Der Regelalgorithmus beobachtet das eingehende Signal Rx des CAN Busses und ver{\"a}ndert die Stellgr{\"o}ße bei entstehender Regelabweichung durch die Detektierung einer fallenden Flanke außerhalb des im CAN Standard definierten Synchronisationssegments, so dass die Taktfrequenz in einem Toleranzintervall stabilisiert wird. Dies gew{\"a}hrleistet, dass es im CAN-Netzwerk nicht zu Synchronisationsfehlern bei der Nachrichten{\"u}bertragung kommt. Da es sich um eine gemischte analog/digitale Schaltung handelt, wird das Regelkreis-Verhalten mit Hilfe einer A/MS-Simulationen beurteilt. Die Simulationen dienen einerseits zur Untersuchung wichtiger dynamischer Eigenschaften der Regelstrecke und andererseits zur Beurteilung des Regelkreis-Verhaltens mit den gew{\"a}hlten Regler-Parametern.}, language = {de} } @phdthesis{Led{\"u}c2021, type = {Master Thesis}, author = {Led{\"u}c, Philipp}, title = {Erweiterung feldprogrammierbarer Bausteine um eine PCI Express Schnittstelle als Schl{\"u}sseltechnologie zur Vernetzung digitaler Systeme und k{\"u}nstlicher Intelligenz}, doi = {10.26205/opus-3076}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30760}, pages = {199}, year = {2021}, abstract = {In dieser Masterthesis wird die Entwicklung eines PIPE IP-Cores als erster Entwicklungsschritt hin zu einem PCI Express Soft Core f{\"u}r die FPGA-basierte Implementierung beschrieben. Der Entwicklungsansatz hat zum Ziel, FPGAs mit integriertem Serializer/Deserializer (SerDes) auf den Einsatz in hardware{\"u}begreifenden Systemen der K{\"u}nstlichen Intelligenz (KI) vorzubereiten. Die Entwicklung basiert hierbei auf der FPGA-Produktfamilie GateMateTM des deutschen Unternehmens Cologne Chip AG. Allerdings versteht sich die Entwicklung als allgemeing{\"u}ltiger Ansatz, der auch anderen FPGA-Herstellern die Herangehensweise an die Thematik erleichtern und helfen soll, den notwendigen Entwicklungsaufwand abzusch{\"a}tzen und wenn m{\"o}glich zu verringern.}, language = {de} } @phdthesis{Achtelik2019, type = {Master Thesis}, author = {Achtelik, Raphael}, title = {Entwicklung einer elektronischen Last zur Pr{\"u}fung von Spannungsversorgungen in der Produktentwicklung}, doi = {10.26205/opus-3068}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30681}, pages = {58}, year = {2019}, abstract = {In dieser Masterarbeit wird die Entwicklung einer elektronischen Last zur Pr{\"u}fung von Spannungsversorgungen in der Produktentwicklung beschrieben. Basierend auf den Ergebnissen einer vorherigen Arbeit, wurde ein Schaltplan entwickelt. Die theoretischen Grundlagen des in diesem Schaltplan verwendeten Regelkreises werden erl{\"a}utert und die Instabilit{\"a}t der Regelung, anhand von Simulationen, aufgezeigt. Anschließend wird eine geeignete Kompensationsschaltung entwickelt und deren Stabilit{\"a}t nachgewiesen. Es folgt die Auswahl von Bauteilen sowie die Worst-Case Betrachtungen der jeweiligen Betriebszust{\"a}nde. Der Erstellung eines Platinen Layouts und einer Programmierung des verwendeten Mikrocontrollers folgen abschließende Funktionstests der erstellten Platine.}, language = {de} } @phdthesis{D{\"u}perthal2019, type = {Master Thesis}, author = {D{\"u}perthal, Johannes}, title = {Erweiterung eines Clocktree-Analyse-Tools zur Feststellung der strukturellen {\"A}quivalenz von Clocktrees}, doi = {10.26205/opus-3067}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30676}, pages = {86}, year = {2019}, abstract = {In dieser Masterthesis wird die Entwicklung einer Komponente zum Vergleich von Clocktrees beschrieben, die als Erweiterung in ein bestehendes Clocktree-Analyse-Tool integriert wird. Das bestehende Programm ist aus einer Tcl-Anwendung und einer Qt-Applikation aufgebaut. Alle Algorithmen und eine Datenbasis, welche die Daten zu den Clocktrees enth{\"a}lt, sind Teil der Tcl- Anwendung. Die Benutzeroberfl{\"a}che wird durch eine Qt-Applikation realisiert, welche durch die Komponente f{\"u}r den Vergleich der Clocktrees erg{\"a}nzt wird. Der Algorithmus f{\"u}r diesen {\"A}quivalenzcheck basiert auf der Graphentheorie. Dazu werden die Clocktrees in Baum-Graphen transformiert, um die daraus resultierenden Strukturen vergleichbar zu machen. Die ermittelten Elemente, welche den Unterschied verursachen, werden in der Qt-Applikation, in einem Schematic- Viewer-Widget koloriert, das bereits in der bestehenden Applikation implementiert ist.}, language = {de} } @phdthesis{Guellaf2018, type = {Bachelor Thesis}, author = {Guellaf, Othmane}, title = {Entwicklung einer Ansteuerung eines an einem FPGA angeschlossenen DA-Wandlers unter Nutzung einer QT-Anwendung}, doi = {10.26205/opus-3066}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30664}, pages = {44}, year = {2018}, abstract = {Ziel dieser Arbeit ist, die Entwicklung einer DA-Wandler-Ansteuerung unter Nutzung einer Qt-Anwendung. Diese Arbeit ist eine Fortsetzung des im Rahmen der betrieblichen Praxis durchgef{\"u}hrten Projektes, in dessen Rahmen die Steuerung eines Digital-Ana-log-Wandlers in VHDL entworfen wurde. Die beiden Arbeiten sind wiederum Bestandteil des POLDI-Projekts, welches zum Ziel hat mit Hilfe von polarisiertem Licht einen ber{\"u}hrungslosen Win-kelsensor zu entwickeln.}, language = {de} } @phdthesis{Fr{\"o}se2019, type = {Master Thesis}, author = {Fr{\"o}se, Tobias}, title = {Strahlenharter CAN Physical Layer in 65 nm CMOS Technologie f{\"u}r das Kontrollsystem des ATLAS Pixeldetektors}, doi = {10.26205/opus-3064}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30649}, pages = {95}, year = {2019}, abstract = {Die vorliegende Masterthesis beschreibt die Entwicklung eines Strahlenharten CAN Physical Layer in einer 65 nm CMOS Technologie f{\"u}r das Kontrollsystem des ATLAS Pixeldetektors. Dieser CAN Physical Layer ist Bestandteil des DCS Chips (Detector Control System), der im Rahmen des Upgrades des ATLAS Pixeldetektors zum High Luminosity Large Hadron Collider (HL-LHC) entwickelt wird. Die Aufgabe des DCS Chips ist die Steuerung und {\"U}berwachung der Sensorik des ATLAS Pixeldetektors. Die Transistoren der verwendeten Technologie d{\"u}rfen mit maximal 1,2 Volt betrieben werden. Um dennoch die Kompatibilit{\"a}t zum CAN Standard beizubehalten ist es notwendig mit wesentlich h{\"o}heren Spannungspegeln zu arbeiten. Im Verlauf dieser Masterthesis werden zu diesem Zweck ein CAN Treiber, ein Levelshifter und ein CAN Empf{\"a}nger entworfen, die dazugeh{\"o}rigen Layouts erstellt und die Eigenschaften der Schaltungen auf dem ersten gefertigten Prototyp des DCS Chips vermessen.}, language = {de} } @phdthesis{Kuka2019, type = {Bachelor Thesis}, author = {Kuka, Armin}, title = {Entwurf einer I2C zu CAN Br{\"u}ckenlogik in VHDL und Entwicklung einer Softwareumgebung zur Durchf{\"u}hrung von Systemtests}, doi = {10.26205/opus-3061}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30610}, pages = {76}, year = {2019}, abstract = {In dieser Bachelorthesis wird die Inbetriebnahme eines Kommunikationssystems sowie die Entwicklung einzelner Bestandteile erl{\"a}utert. Das System beinhaltet eine Softwareoberfl{\"a}che, {\"u}ber die ein CAN-Interface sowie ein I2C-Master angesteuert werden k{\"o}nnen. Diese sind {\"u}ber das jeweilige Bussystem an einen CAN-Controller bzw. I2C-Slave angeschlossen, welche beide auf demselben FPGA Baustein implementiert sind. Der CAN-Controller sowie das I2C-Slave sind {\"u}ber eine Br{\"u}ckenlogik verschaltet, die es in toto erm{\"o}glicht, dass Daten zwischen den Bussystemen {\"u}bertragen werden k{\"o}nnen. Im Rahmen dieser Arbeit wurde die Br{\"u}ckenlogik und die Softwareoberfl{\"a}che entwickelt.}, language = {de} } @phdthesis{Demske2019, type = {Bachelor Thesis}, author = {Demske, Conrad}, title = {Entwurf eines VHDL-Designs und einer Applikationssoftware zur Konfiguration und Kalibrierung eines optischen Winkelgebers}, doi = {10.26205/opus-3063}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30631}, pages = {99}, year = {2019}, abstract = {Diese Thesis handelt von der Konfiguration und Kalibrierung eines optischen Winkelge-bers, welcher mit einer Entwicklungsplatine verbunden ist. Auf dieser Platine befinden sich Bauteile, die Signale des optischen Winkelgebers erhalten. Die digitalen Ausgangs-signale der Bauteile auf der Entwicklungsplatine sind wiederum mit einem FPGA ver-bunden. F{\"u}r die Konfiguration des FPGAs wird ein VHDL-Design zur Ansteuerung die-ser Bauteile entworfen. Außerdem wird eine Software zur Nutzung des VHDL-Designs entworfen.}, language = {de} } @phdthesis{Choukri2019, type = {Bachelor Thesis}, author = {Choukri, Yassine}, title = {Entwurf und Layout einer Treiberstufe f{\"u}r die Verwen-dung in einem synchronen Abw{\"a}rtswandler}, doi = {10.26205/opus-3053}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30531}, pages = {53}, year = {2019}, abstract = {In dieser Arbeit wird eine Treiberstufe f{\"u}r die Verwendung in einem synchronen Abw{\"a}rts-wandler entwickelt. Der Abw{\"a}rtswandler hat das Ziel, eine Eingangsspannung von 3,3 V in eine Ausgangs-spannung von 1,2 V umzuwandeln. Der Schalter der Treiberstufe wird in einer 180nm CMOS Technologie entworfen und durch die Firma UMC (United Microelectronics Cor-poration) produziert. Der entwickelte Schalter der Treiberstufe wird in einem synchronen Abw{\"a}rtswandlers integriert und wird f{\"u}r alle Funktionen verifiziert. F{\"u}r den Entwurf und das Layout der Schaltung des Treibers wird die Software "Virtuoso 6.1-64b" des Herstellers "Cadence Design Systems" verwendet. Diese Software bietet Simulationsmodelle f{\"u}r alle im Abw{\"a}rtswandler verwendeten Bauteile.}, language = {de} } @phdthesis{Koray2019, type = {Bachelor Thesis}, author = {Koray, Cetin}, title = {Entwicklung einer Transimpedanzverst{\"a}rkerschaltung zur Detektion des Einschaltzeitpunktes der Laserdiode einer Time-of-Flight Kamera}, doi = {10.26205/opus-3052}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30527}, pages = {88}, year = {2019}, abstract = {Inhalt dieser Arbeit ist der Entwurf und der Aufbau eines Photodiodenverst{\"a}rkers. Mithilfe der erstellten Platine kann die Detektion von Laserpulsen einer ToF-Ka-mera erfolgen. Dazu werden spezifische Bauteile ausgesucht und mit der Software Cadence simuliert. Anschließend wird die Platine mit der Software Altium Desig-ner entworfen. Als letztes wird die Schaltung auf ihre Funktionalit{\"a}t {\"u}berpr{\"u}ft und im Zusammenspiel mit der Kamera getestet.}, language = {de} } @phdthesis{Lippold2018, type = {Master Thesis}, author = {Lippold, Markus}, title = {Entwurf einer Delay-Locked Loop f{\"u}r die Nutzung als Time-to- Digital Converter in einer Time-of-Flight Anwendung in 350nm CMOS Technologie}, doi = {10.26205/opus-3050}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30508}, pages = {120}, year = {2018}, abstract = {Im Rahmen dieser Masterthesis wird eine Delay-Locked Loop von einem idealen Aufbau {\"u}ber Verilog-A Modellen bis hin zur realen Umsetzung entworfen. Diese Delay-Locked Loop (DLL) wird f{\"u}r die Nutzung in einem Time-to-Digital Converter (TDC) mit Local-Passiv-Interpolation, entwickelt. Mit Hilfe des TDC soll eine Verz{\"o}gerungszeit bei einer Time-of-Flight Anwendung ermittelt werden. Hauptbestandteil dieser Arbeit ist es, eine Charge Pump zu implementieren, welche eine geringe Auswirkung auf die Phasenverschiebung der Regelschleife aufgrund von parasit{\"a}ren Eigenschaften im Schaltmoment aufweist. Zudem wird f{\"u}r die Stromregelung innerhalb der Charge Pump ein pr{\"a}ziser Transkonduktanzverst{\"a}rker (OTA) mit einem hohen Eingangsspannungsbereich implementiert. F{\"u}r die Entkopplung der Verz{\"o}gerungskette als Last von der Filterspannung wird ein Low-Dropout Spannungsregler (LDO) entwickelt. Im Verlauf der Arbeit hat sich gezeigt, dass eine Charge Pump, aufgebaut mit einem differentiellen Stromzweig, aufgrund des konstant fließenden Stroms die geringsten parasit{\"a}ren Einfl{\"u}sse aufweist. Innerhalb dieser Charge Pump wird ein gefalteter Transkonduktanzverst{\"a}rker als Spannungsfolger genutzt, um das Potential in den Zweigen der differentiellen Stufe aneinander anzugleichen und somit die Einfl{\"u}sse im Schaltmoment zu verringern. Zus{\"a}tzlich erfolgt {\"u}ber diesen Verst{\"a}rker eine exakte Stromanpassung der UP- und DOWN-Str{\"o}me. F{\"u}r die Umsetzung der Verz{\"o}gerungskette wird das Rauschverhalten verschiedener CMOSInverter bez{\"u}glich Phasenrauschen und Jitter simuliert. Aufgrund dieser Simulationen ist der differentielle Inverter mit NMOS-Kreuzkopplung f{\"u}r die Umsetzung der Delay-Line ausgew{\"a}hlt worden. Die real aufgebaute Delay-Locked Loop wird nach der Spezifikation f{\"u}r Automobilanwendungen in einem Temperaturbereich von -50°C bis 120°C simuliert. Zus{\"a}tzlich werden globale und lokale prozessbedingte Variation ber{\"u}cksichtigt. Bei dieser Simulation stellt sich eine maximale Phasenverschiebung zur Referenzperiodendauer von 218 ps ein. Dies entspricht bei einer Referenzfrequenz von 25 MHz einer Abweichung von ca. 0,5 \% und f{\"u}hrt zu einem Messfehler der Delay-Locked Loop von 3 cm. Somit k{\"o}nnte im schlechtesten Fall ein Objekt von der ToF-Kamera mit einem Fehler von 3 cm detektiert werden.}, language = {de} } @phdthesis{Krause2018, type = {Master Thesis}, author = {Krause, Matthias}, title = {Entwicklung eines Delay-Locked Loop basierten Time-to- Digital Converters mit Sub-Gate-Delay Aufl{\"o}sung f{\"u}r eine Time-of-Flight Anwendung in 350 nm CMOS Technologie}, doi = {10.26205/opus-3049}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30496}, pages = {107}, year = {2018}, abstract = {In dieser Thesis wird ein Time-to-Digital Converter mit einer Sub-Gate-Delay Aufl{\"o}sung, also einer h{\"o}heren Aufl{\"o}sung als die Durchlaufzeit eines in dieser Prozesstechnik realisierten Inverters, mithilfe verschiedener Ans{\"a}tze, wie dem Vernier TDC oder dem Local Passive Interpolation TDC, untersucht. Hierbei wird eine Delay-Locked Loop genutzt, um die Durchlaufzeit der jeweiligen Inverterkette zu regeln. Der Vorteil dieses Ansatzes ist, dass die Durchlaufzeit auch bei PVT-Variationen, also Variation der Prozesscorner, Versorgungsspannung und Temperatur, auf die Referenzperiodendauer eingestellt wird. Somit sind lokale Prozessabweichungen die vorherrschende Quelle f{\"u}r Ungenauigkeiten in der Aufl{\"o}sung des TDC. Die Aufl{\"o}sung kann mithilfe der differentialen und integralen Nichtlinearit{\"a}t beschrieben und ausgewertet werden.}, language = {de} } @phdthesis{Nurullah2019, type = {Bachelor Thesis}, author = {Nurullah, {\"O}zkan}, title = {Konfiguration und Inbetriebnahme des FTDI 2232H Mini Moduls als I2C Schnittstelle}, doi = {10.26205/opus-3065}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30651}, pages = {108}, year = {2019}, abstract = {In dieser Arbeit wird der Aufbau einer Verbindung zwischen einem Linux Rechner unter Verwendung der Programmierumgebung QT-Creator und der D2XX Bibliothek erl{\"a}utert. Anschließend wird das Mini Modul als I2C-Schnittstelle konfiguriert, und f{\"u}r die Kommunikation mit dem Speicherbaustein EEPROM 24LC256 {\"u}ber das I2C Protokoll verwendet. Zur Umsetzung dieser Ziele wurde eine GUI zur Steuerung des Mini Moduls programmiert und eine Testplatine f{\"u}r die Platzierung der ben{\"o}tigten Bauteile erstellt. Die mit der GUI programmierte Applikationssoftware erlaubte zun{\"a}chst nur die Aktivierung von einzelnen LEDs, die auf der Platine angebracht und mit dem Mini-Modul verbunden waren. Schließlich wurde die GUI und die Applikationssoftware um die Ansteuerung des Mini Moduls als I2C-Schnittstelle erweitert, so dass eine I2C Daten{\"u}bertragung gestartet und die empfangenen Daten ausgewertet werden konnten. Als letztes wurde der Datentransfer anhand eines Oszilloskops {\"u}berwacht und analysiert.}, language = {de} } @phdthesis{Yilmaz2019, type = {Master Thesis}, author = {Yilmaz, Semih}, title = {Entwurf eines strahlenharten 5V Spannungsreglers aus kaskodierten D{\"u}nngate-Transistoren in einer 65nm CMOS Technologie}, doi = {10.26205/opus-3062}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30621}, pages = {71}, year = {2019}, abstract = {Der vorliegende Bericht „Entwurf eines strahlenharten 5V Spannungsreglers aus kaskodierten D{\"u}nngate-Transistoren in einer 65nm CMOS Technologie" beschreibt eine an der Fachhochschule Dortmund im Fachbereich Elektrotechnik im Rahmen der Masterthesis durchgef{\"u}hrte Studie. Ziel des Projekts ist die Entwicklung eines 5V Spannungsreglers, der einen CAN zu I2C Br{\"u}cken Chip mit Spannung versorgt. Dabei ist zu beachten, dass die Core Transistoren in 65nm CMOS mit einer maximalen Spannung von 1,2V betrieben werden k{\"o}nnen. Der Chip soll f{\"u}r die Steuerung des Atlas Pixel Detektors am CERN eingesetzt werden.}, language = {de} } @phdthesis{Wenske2020, type = {Bachelor Thesis}, author = {Wenske, Florian}, title = {Entwurf und Validierung eines diskreten Infrarot LEDTreibers f{\"u}r die Charakterisierung von ToF-Kameras}, doi = {10.26205/opus-3060}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30609}, pages = {68}, year = {2020}, abstract = {Im Rahmen dieser Bachelorthesis wird ein Infrarot LED-Treiber auf Basis eines PCBs entwickelt, welcher anschließend charakterisiert wird. Die Hauptbestandteile der Schaltung bilden ein MOSFET und eine High-Power IR-LED. Der Fokus liegt hierbei auf der Analyse des zeitlichen Verhaltens der Lichtemission der LED, um die Eignung dieser Schaltung f{\"u}r ToF-Kameras zu untersuchen. Die vorliegenden Messergebnisse werden mithilfe von Simulationen reproduziert, um eine Grundlage f{\"u}r die genauere Pr{\"u}fung der Einflussfaktoren zu erhalten.}, language = {de} } @phdthesis{Winkler2019, type = {Master Thesis}, author = {Winkler, Florian}, title = {Verification of the Shunt-Low-Dropout voltage regulator for the current based supply of the serially connected pixel detector modules of the ATLAS- and CMS-experiments at the High-Luminosity Large Hadron Collider}, doi = {10.26205/opus-3059}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30597}, pages = {71}, year = {2019}, abstract = {Diese Ausarbeitung dokumentiert die Verifikation des Shunt-Low-Dropout-Spannungsreglers f{\"u}r den Einsatz im ATLAS- und CMS-Projekt. Im Rahmen einer Kooperation zwischen der Fachhochschule Dortmund und dem Forschungsinstitut CERN in Genf wird eine integrierte CMOS Schaltung zur seriellen, strombasierten Spannungsregelung der Pixeldetektormodule entwickelt. Der Fokus dieser Masterthesis ist die simulationstechnische Verifikation unter Ber{\"u}cksichtigung der spezifizierten Einsatzbedingungen in den Experimenten und umfasst - neben einer Einf{\"u}hrung in den Shunt-LDO Regler auf Basis des Testchip C - die Vorstellung und Dokumentation der erarbeiteten Simulationsergebnisse.}, language = {de} } @phdthesis{Reiners2019, type = {Master Thesis}, author = {Reiners, Jan-Morten}, title = {Charakterisierung und Analyse vom Reverse and Forward Body Biasing als Durchsatz- und Leistungsoptimierungstechnik f{\"u}r Multi-Core Mikrocontroller}, doi = {10.26205/opus-3057}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30571}, pages = {85}, year = {2019}, abstract = {Diese Masterthesis besch{\"a}ftigt sich im Rahmen des Testchips TC1.5 der Infineon Austria AG mit der Analyse und Charakterisierung des Reverse und Forward Body Biasing mit differentieller Spannungsskalierung. In einem theoretischen Grundlagenteil werden dem Leser zun{\"a}chst die Beweggr{\"u}nde sowie die n{\"o}tigen Informationen der zugrunde liegenden Halbleiter-Technologie vermittelt, um ihn an die Thematik des Body Biasing und der Power Management Einheiten heranzuf{\"u}hren. Es folgt die Beschreibung des AurixPlus-digital EVR and PMS Testchips (Version 1.5) hinsichtlich seiner Struktur und Funktionalit{\"a}t. Den Kern der Arbeit bilden der Aufbau eines teilweise automatisieren Messplatzes, die Entwicklung einer Testsoftware (Python, C\#), die Erarbeitung von Test Spezifikationen sowie die Durchf{\"u}hrung entsprechender Messungen zur Analyse und Charakterisierung. Die Ergebnisse dieser Messungen werden im Anschluss eingehend besprochen und mit Bezug auf zuk{\"u}nftige Entwicklungen in diesem Bereich bewertet.}, language = {de} } @phdthesis{Walsemann2019, type = {Master Thesis}, author = {Walsemann, Alexander}, title = {Entwicklung eines Testsystems f{\"u}r den Physical- und Data-Link-Layer des PSI5-Busses mit automatisierter Auswertung auf Basis der Xilinx ZYNQ SoCs}, doi = {10.26205/opus-3056}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30568}, pages = {168}, year = {2019}, abstract = {Die vorliegende Masterthesis beschreibt die Entwicklung eines Testsystems f{\"u}r die PSI5- Schnittstelle von ASICs und ASSPs. Zun{\"a}chst werden anhand des PSI5-Standards die Eigenschaften des Physical- und Data-Link-Layers aufgezeigt, welche neben etwaigen St{\"o}rgr{\"o}ßen relevant f{\"u}r die Entwicklung des Testsystems sind. Das anschließend entwickelte Testsystem besteht aus einem physical Layer und einem ZYNQ SoC, welcher programmierbare Logik (FPGA) und CPU-Kerne vereint. Die Kernfunktionen der Sensorsimulation zum Testen eines PSI5-Master-Interfaces sind in programmierbarer Logik umgesetzt, w{\"a}hrend Softwareapplikationen f{\"u}r den Testablauf und die automatisierte Auswertung der Ergebnisse verantwortlich sind. Die beiden CPU-Kerne des ZYNQ SoCs werden als ein asymmetrisches Multiprozessorsystem aus dem Echtzeitbetriebssystem FreeRTOS f{\"u}r zeitkritische Aufgaben und einem modifizierten Linux-Kernel genutzt. Die Bedienung des Testsystems erfolgt {\"u}ber ein Webinterface.}, language = {de} } @phdthesis{Rizwan2018, type = {Master Thesis}, author = {Rizwan, Ahmad}, title = {Analog and Digital CMOS Circuit Design for the Control System of ATLAS Pixel Detector}, doi = {10.26205/opus-3055}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30554}, pages = {114}, year = {2018}, abstract = {This Master thesis is part of an effort to implement the planned upgrade High- Luminosity Large Hadron Collider (HL-LHC) at CERN Geneva/Switzerland. The ATLAS Pixel Detector which is installed at the LHC is also getting among others a new detector control system (DCS) update. Each module in the Detector Control System will have an integrated DCS chip which includes on-chip shunt and Linear regulators, ADC, bypass transistor and a modified I2C slave node. In this master thesis, Shunt and Linear regulators are explained and simulated using the Globalfoundaries 130nm CMOS designkit. A Kuijk bandgap reference based Power-On-Reset (POR) circuit is explained and designed in detail. The design of the POR includes an implementation with CMOS instead of diodes or bipolar transistors. It was simulated using Globelfoundaries 130nm CMOS designkit. Finally, a layout was developed for fabrication. The DCS system needs DCS bridge controllers which include a Controller Area Network (CAN) node and a modified I2C master node. For this purpose CAN and CANopen standards are explained in detail for implementation.}, language = {de} } @phdthesis{Zorn2019, type = {Master Thesis}, author = {Zorn, Jendrik}, title = {Messtechnische Validierung eines Shunt-Low-Dropout- Spannungsreglers zur strombasierten Versorgung der seriell verschalteten Pixel-Detektormodule des ATLAS- und CMS-Experiments am High-Luminosity Large Hadron Collider}, doi = {10.26205/opus-3054}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30541}, pages = {86}, year = {2019}, abstract = {In dieser Masterthesis wird ein Shunt-Low-Dropout-Spannungsregler messtechnisch {\"u}berpr{\"u}ft. Dieser Regler entsteht in Kooperation zwischen der Fachhochschule Dortmund und dem Kernforschungszentrum CERN f{\"u}r die Nutzung in Experimenten am LHC-Teilchenbeschleuniger in Genf. Der Fokus liegt auf der Messung der ersten beiden entwickelten Testchips des Projektes RD53B, inklusive der technischen Grundlagen, des genutzten Messaufbaus und der Validierung. Diese Thesis soll den Grundstein f{\"u}r Messungen an den folgenden Chipgenerationen im Rahmen des Projektes legen.}, language = {de} } @phdthesis{Mokrane2018, type = {Bachelor Thesis}, author = {Mokrane, Oussama}, title = {Entwicklung eines Low-Side Komparators f{\"u}r einen S{\"a}gezahngenerator zur Verwendung in einem Tiefsetzsteller in 180nm CMOS Technologie}, doi = {10.26205/opus-3047}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30476}, pages = {63}, year = {2018}, abstract = {In dieser Arbeit wird ein Low-Side Komparator entwickelt. Der Low Side Komparator wird in die integrierte Schaltung eines S{\"a}gezahngenerators eingesetzt zur Verwendung in einem Tiefsetzsteller, welcher in einer 180nm CMOS Technologie entworfen worden ist und durch die Firma United Microelectronics Corporations (UMC) produziert werden soll. F{\"u}r die Entwicklung und Simulation der Schaltung des Komparators wird das Programm ,"Virtuoso 6.1-64b" des Softwareherstellers "Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit gr{\"o}ßten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle f{\"u}r alle im Tiefsetzsteller verwendeten Bauteile.}, language = {de} } @phdthesis{Deniz2018, type = {Bachelor Thesis}, author = {Deniz, Sahin}, title = {Entwurf eines Low-Drop Out Regulators in 180nm CMOS Technologie f{\"u}r die Verwendung in einem synchronen DC-DC Spannungswandler}, doi = {10.26205/opus-3042}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30423}, pages = {86}, year = {2018}, abstract = {In dieser Arbeit wird ein Low-Dropout Spannungsregler f{\"u}r einen synchronen Abw{\"a}rtswandler/ Tiefsetzsteller (eng. step-down/Buck-Converter) entwickelt. Im Rahmen des Projektes soll der integrierte Spannungsregler, der eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt, in einer 180nm CMOS Technologie entworfen werden. F{\"u}r die Entwicklung und Simulation der Schaltung des Reglers wird das Programm „Virtuoso" des Softwareherstellers „Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit gr{\"o}ßten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle f{\"u}r alle im Abw{\"a}rtswandler verwendeten Bauteile.}, language = {de} } @article{Ketz2021, author = {Ketz, Saskia}, title = {Historische Amulette und Taschenbilder: Zur haptischen Erfahrbarkeit von Totenportr{\"a}ts}, doi = {10.26205/opus-3040}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30407}, pages = {1 -- 9}, year = {2021}, abstract = {Das Ph{\"a}nomen der historischen Postmortem- bzw. Totenfotografie findet seinen H{\"o}hepunkt in der zweiten H{\"a}lfte des 19. Jahrhunderts und steht somit in direktem Zusammenhang mit der Erfindung der Fotografie im Jahre 1839 und den M{\"o}glichkeiten diesen neuen Mediums. In diesem Artikel wird der Frage nachgegangen, wie das Totenportr{\"a}t aufbewahrt und betrachtet wurde und welche sozialen Gebrauchsweisen sich daraus ablesen lassen.}, language = {de} } @incollection{Streblow-Poser2021, author = {Streblow-Poser, Claudia}, title = {Von der Feuerwehr zum Dauerbrenner!}, series = {Handbuch der Schulsozialarbeit, Band 2}, publisher = {Beltz Juventa}, address = {Weinheim}, doi = {10.26205/opus-2996}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29963}, pages = {1 -- 17}, year = {2021}, abstract = {qualitative Forschungsergebnisse zur Schulsozialarbeit}, language = {de} } @phdthesis{Tijani2020, type = {Bachelor Thesis}, author = {Tijani, Sofiene}, title = {VHDL-Implementierung der Arkussinusfunktion und der Division von Festkommazahlen nach dem CORDIC Algorithmus}, doi = {10.26205/opus-2997}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29974}, pages = {61}, year = {2020}, abstract = {Im Rahmen dieser Arbeit werden digitale Schaltungen f{\"u}r die Berechnung von Quotienten und die Auswertung der Arkussinusfunktion entworfen und implementiert. Da diese f{\"u}r die Entwicklung eines kompakten Winkelsensors ben{\"o}tigt werden, wird f{\"u}r die Realisierung der CORDIC-Algotihmus verwendet, welcher die Umsetzung und die Funktionsauswertung mit geringem Hardwareaufwand auf einem FPGA erlaubt. F{\"u}r die beiden Operationen wird in VHDL jeweils ein Modul entworfen und simuliert und abschließend auf einem Testboard {\"u}berpr{\"u}ft. Durch die Simulation und die Tests wird die korrekte Funktion des Entwurfs sowie dessen Genauigkeit bei der Berechnung {\"u}ber einen weiten Arbeitsbereich verifiziert.}, language = {de} } @phdthesis{Br{\"u}nger2020, type = {Master Thesis}, author = {Br{\"u}nger, Fabian}, title = {Integration eines Hardwarebeschleunigers f{\"u}r Maschinelles Lernen in einen RISC-V RV32IM Prozessor {\"u}ber Memory-Mapped Register}, doi = {10.26205/opus-2998}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29988}, pages = {150}, year = {2020}, abstract = {Im Rahmen dieser Arbeit wurde eine Analyse auf Register Transfer Level (RTL) Ebene des vom Fraunhofer IMS in Verilog entwickelten RV32IM RISC-V Prozessors durchgef{\"u}hrt und der Configurable Accelerator Engine for Convolution Operations (Caeco) als Hardware-Beschleuniger f{\"u}r Maschinelles Lernen (ML) integriert. Das Design wurde speziell auf das Lesen von Caecodaten und auf das Interrupt-Verhalten getestet und verifiziert. Das Schreiben von Caecodaten wurde zwar auf RTL Ebene simuliert, allerdings nicht auf dem Field Programmable Gate Arrays (FPGA) verifiziert. Durch einen erarbeiteten Hardware- und Software-Entwicklungsfluss werden beide Str{\"a}nge optimiert und parallelisiert. Die Hardware-Entwicklung wurde in eine Gitlab Development and Operations (DevOps) Umgebung integriert, wodurch das Design im Project Batch Flow Modus der Vivado 2020.1 IDE automatisiert simuliert, synthetisiert und auf der Entwicklungsplatine Nexys4 DDR implementiert wird. Die Verifizierungsgrundlage bildet der entwickelte Programm- Code, der f{\"u}r die RTL Simulation, f{\"u}r die Simulation im Instruktionssimulator riscvOVPsim der Firma Imperas und dem Debugging des Designs auf dem FPGA genutzt wird. Letzteres wurde in der Eclipse IDE durchgef{\"u}hrt, wobei der JTAG Olimex ARM-USB-Tiny-H Adapter als Debug-Schnittstelle eingesetzt worden ist. Die Schnittstelle der beiden Entwicklungsstr{\"a}nge bilden zwei eigens geschriebene Rust Programme und das Xilinx Programm data2mem, durch die die kompilierten ELF Dateien in xilinx-kompatible MEM bzw. COE Dateien umgewandelt werden.}, language = {de} } @phdthesis{Pille2021, type = {Master Thesis}, author = {Pille, Andreas}, title = {Optimierung eines Local Passive Interpolation Time-to-Digital Converters mit Sub-Gate Delay f{\"u}r eine Time-of-Flight Anwendung}, doi = {10.26205/opus-2990}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29907}, pages = {82}, year = {2021}, abstract = {Im Rahmen dieser Masterthesis wird in Zusammenarbeit mit der Firma Elmos Semiconductor AG ein Time-To-Digital Converter fur eine Time-of-Flight Anwendung weiterentwickelt und optimiert. Als Ausgangspunkt dafur dient die in der vorhergehenden Masterstudienarbeit optimierte Schaltung eines vorhandenen TDC. Die prim{\"a}re Aufgabe des Time-to-Digital Converters ist die Quantifizierung einer zeitlichen Verz{\"o}gerung zwischen zwei Eingangssignalen. Genutzt wird dafur ein Local Passive Interpolation (LPI) TDC mit einer angepeilten Aufl{\"o}sung von 70 Pikosekunden, der als integrierte Schaltung in einer 350 nm CMOS-Technologie realisiert wird. Hauptbestandteil dieser Arbeit ist die Verringerung vorhandener Messungenauigkeiten, die Untersuchung des Einflusses von Layout-Effekten auf die Funktion des TDC und die Uberf{\"u}hrung der optimierten Schaltung in ein Layout.}, language = {de} }