@phdthesis{Wenske2020, type = {Bachelor Thesis}, author = {Wenske, Florian}, title = {Entwurf und Validierung eines diskreten Infrarot LEDTreibers f{\"u}r die Charakterisierung von ToF-Kameras}, doi = {10.26205/opus-3060}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30609}, pages = {68}, year = {2020}, abstract = {Im Rahmen dieser Bachelorthesis wird ein Infrarot LED-Treiber auf Basis eines PCBs entwickelt, welcher anschließend charakterisiert wird. Die Hauptbestandteile der Schaltung bilden ein MOSFET und eine High-Power IR-LED. Der Fokus liegt hierbei auf der Analyse des zeitlichen Verhaltens der Lichtemission der LED, um die Eignung dieser Schaltung f{\"u}r ToF-Kameras zu untersuchen. Die vorliegenden Messergebnisse werden mithilfe von Simulationen reproduziert, um eine Grundlage f{\"u}r die genauere Pr{\"u}fung der Einflussfaktoren zu erhalten.}, language = {de} } @phdthesis{Spicher2020, author = {Spicher, Nicolai}, title = {Time-frequency analysis of optical and electrical cardiac signals with applications in ultra-high-field MRI}, pages = {177}, year = {2020}, language = {en} } @book{OPUS4-2992, title = {maed - master editorial design 2021}, publisher = {Verlag Kettler}, address = {Dortmund}, isbn = {9783862068500}, pages = {128}, year = {2020}, language = {de} } @phdthesis{Tijani2020, type = {Bachelor Thesis}, author = {Tijani, Sofiene}, title = {VHDL-Implementierung der Arkussinusfunktion und der Division von Festkommazahlen nach dem CORDIC Algorithmus}, doi = {10.26205/opus-2997}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29974}, pages = {61}, year = {2020}, abstract = {Im Rahmen dieser Arbeit werden digitale Schaltungen f{\"u}r die Berechnung von Quotienten und die Auswertung der Arkussinusfunktion entworfen und implementiert. Da diese f{\"u}r die Entwicklung eines kompakten Winkelsensors ben{\"o}tigt werden, wird f{\"u}r die Realisierung der CORDIC-Algotihmus verwendet, welcher die Umsetzung und die Funktionsauswertung mit geringem Hardwareaufwand auf einem FPGA erlaubt. F{\"u}r die beiden Operationen wird in VHDL jeweils ein Modul entworfen und simuliert und abschließend auf einem Testboard {\"u}berpr{\"u}ft. Durch die Simulation und die Tests wird die korrekte Funktion des Entwurfs sowie dessen Genauigkeit bei der Berechnung {\"u}ber einen weiten Arbeitsbereich verifiziert.}, language = {de} } @phdthesis{Br{\"u}nger2020, type = {Master Thesis}, author = {Br{\"u}nger, Fabian}, title = {Integration eines Hardwarebeschleunigers f{\"u}r Maschinelles Lernen in einen RISC-V RV32IM Prozessor {\"u}ber Memory-Mapped Register}, doi = {10.26205/opus-2998}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-29988}, pages = {150}, year = {2020}, abstract = {Im Rahmen dieser Arbeit wurde eine Analyse auf Register Transfer Level (RTL) Ebene des vom Fraunhofer IMS in Verilog entwickelten RV32IM RISC-V Prozessors durchgef{\"u}hrt und der Configurable Accelerator Engine for Convolution Operations (Caeco) als Hardware-Beschleuniger f{\"u}r Maschinelles Lernen (ML) integriert. Das Design wurde speziell auf das Lesen von Caecodaten und auf das Interrupt-Verhalten getestet und verifiziert. Das Schreiben von Caecodaten wurde zwar auf RTL Ebene simuliert, allerdings nicht auf dem Field Programmable Gate Arrays (FPGA) verifiziert. Durch einen erarbeiteten Hardware- und Software-Entwicklungsfluss werden beide Str{\"a}nge optimiert und parallelisiert. Die Hardware-Entwicklung wurde in eine Gitlab Development and Operations (DevOps) Umgebung integriert, wodurch das Design im Project Batch Flow Modus der Vivado 2020.1 IDE automatisiert simuliert, synthetisiert und auf der Entwicklungsplatine Nexys4 DDR implementiert wird. Die Verifizierungsgrundlage bildet der entwickelte Programm- Code, der f{\"u}r die RTL Simulation, f{\"u}r die Simulation im Instruktionssimulator riscvOVPsim der Firma Imperas und dem Debugging des Designs auf dem FPGA genutzt wird. Letzteres wurde in der Eclipse IDE durchgef{\"u}hrt, wobei der JTAG Olimex ARM-USB-Tiny-H Adapter als Debug-Schnittstelle eingesetzt worden ist. Die Schnittstelle der beiden Entwicklungsstr{\"a}nge bilden zwei eigens geschriebene Rust Programme und das Xilinx Programm data2mem, durch die die kompilierten ELF Dateien in xilinx-kompatible MEM bzw. COE Dateien umgewandelt werden.}, language = {de} } @article{AlbusG{\"o}rnerHuneckeetal.2020, author = {Albus, Rolf and G{\"o}rner, Klaus and Hunecke, Marcel and Wenzel, Maren and Nies, Martina}, title = {Klimaschutz durch Mikro-KWK-Anlagen in Haushalten}, series = {HLH L{\"u}ftung, Klima, Heizung, Sanit{\"a}r, Geb{\"a}udetechnik}, volume = {71 (2020)}, number = {1}, issn = {1436-5103}, pages = {37 -- 41}, year = {2020}, language = {de} } @article{HuneckeGrothWittowsky2020, author = {Hunecke, Marcel and Groth, S{\"o}ren and Wittowsky, Dirk}, title = {Young social milieus and multimodality: interrelations of travel behaviours and psychographic characteristics}, series = {Mobilities}, volume = {15 (2020)}, number = {3}, issn = {1745-0101}, pages = {397 -- 415}, year = {2020}, language = {en} } @article{MeyerRichterHartung-Beck2020, author = {Meyer, Andr{\´e} and Richter, Dirk and Hartung-Beck, Viola}, title = {The relationship between principal leadership and teacher collaboration: investigant the mediating effect of teachers' collective efficacy}, series = {Educational management administration \& leadership}, volume = {2020}, issn = {1741-1440}, year = {2020}, language = {en} } @article{Kotthaus2020, author = {Kotthaus, Jochem}, title = {The religious experience of setting off emergency flares?}, series = {Schutzian Research}, volume = {12 (2020)}, issn = {2067-0621}, pages = {125 -- 154}, year = {2020}, language = {en} } @article{Kotthaus2020, author = {Kotthaus, Jochem}, title = {Der Zaun als Zeichen und Symbol}, series = {Zeitschrift f{\"u}r Soziologie}, volume = {49 (2020)}, number = {2-3}, issn = {0340-1804}, pages = {111 -- 124}, year = {2020}, language = {de} }