@techreport{BalmuchanowJustMoenikes2022, type = {Working Paper}, author = {Balmuchanow, Angelika and Just, Marc and Moenikes, Lisette}, title = {Zusammenarbeit von Wissenschaft und Praxis, Zukunftsbildung f{\"u}r eine nachhaltige Stadtgesellschaft. Handlungsempfehlungen - eine Brosch{\"u}re. Zukunftsstadt 2030+ Gelsenkirchen}, doi = {10.26205/opus-3304}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33044}, pages = {49}, year = {2022}, abstract = {Die Brosch{\"u}re pr{\"a}sentiert Handlungsempfehlungen f{\"u}r die Gestaltung der Zusammenarbeit von Wissenschaft und Praxis in Reallaboren, sowie zum Konzept Zukunftsbildung ausgehend von dem Forschungsprojekt "Lernende Stadt Gelsenkirchen" des Wettbewerbs Zukunftsstadt 2030+.}, language = {de} } @book{Beenken2022, author = {Beenken, Matthias}, title = {Versicherungsvertrieb}, publisher = {Verlag Versicherungswirtschaft}, address = {Karlsruhe}, isbn = {978-3-96329-401-3}, doi = {10.26205/opus-3189}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31890}, pages = {447}, year = {2022}, language = {de} } @phdthesis{Moenikes2022, type = {Master Thesis}, author = {Moenikes, Lisette}, title = {Transformative Lernprozesse in BNE-Projekten}, doi = {10.26205/opus-3186}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31861}, year = {2022}, abstract = {Das Konzept der Bildung f{\"u}r nachhaltige Entwicklung (BNE)erzielt, Lernende zur aktiven Gestaltung einer {\"o}kologisch- wie sozialvertr{\"a}glichen Gesellschaft zu bef{\"a}higen. Gleichzeitig wird BNE auf-grund der Formulierung subjektiver Kompetenzen und der Missachtung von Wachstumszw{\"a}ngen eine bildungspolitische Steuerung und eine Entpolitisierung von Nachhaltigkeit vorgeworfen. Daran ankn{\"u}pfend lenkt das Konzept des Transformativen Lernens den Blick auf individuelle Bedeutungsperspektiven mit Bezug zu gesellschaftlichen Alltagsideologien. Mit dem Ziel eines kollektiven Bewusstwerdungsprozesses wird eine anwendungsorientierte partizipative Bildungsarbeit gefordert. Anhand des BNE-Praxisprojektes Kolleg21 in Gelsenkirchen untersucht diese empirische Forschungsarbeit, welche Lernprozesse und Kompetenzentwicklungen non-formale Bildungsprojekte erm{\"o}glichen.}, language = {de} } @phdthesis{Yigit2022, type = {Bachelor Thesis}, author = {Yigit, Alperen}, title = {Temperaturstabile Bandgap-Spannungsreferenz mit stabilisiertem Differenzverst{\"a}rker mit einer Referenzspannung von 1,2 V f{\"u}r die Verwendung in einem synchronen Buck-Konverter}, doi = {10.26205/opus-3196}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-31969}, pages = {79}, year = {2022}, abstract = {In dieser Arbeit wird eine temperaturstabile Bandgap-Spannungsreferenzschaltung (dt. Bandabstandsreferenz) mit stabilisiertem Differenzverst{\"a}rker f{\"u}r einen synchronen Buck-Konverter (dt. Abw{\"a}rtswandler) entwickelt, welcher eine Eingangsspannung von 3,3 V in eine Ausgangsspannung von 1,2 V umwandelt. Die Bandgap-Spannungsreferenzschaltung ist eine von vielen ben{\"o}tigten Komponenten des synchronen Buck-Konverters, welche im Rahmen dieser Arbeit entwickelt wurde und in die Schaltung des Buck-Konverters integriert werden soll. F{\"u}r die Entwicklung und Simulation der Schaltung der Spannungsreferenz wird das Programm ,,Virtuoso 6.1-64b" des Softwareherstellers ,,Cadence Design Systems" verwendet. Cadence Design Systems, Inc. ist einer der weltweit gr{\"o}ßten Anbieter von Entwurfsautomatisierung elektronischer Systeme. Diese Software bietet Simulationsmodelle f{\"u}r alle im Abw{\"a}rtswandler verwendeten Bauteile.}, language = {de} } @phdthesis{Battai2022, type = {Bachelor Thesis}, author = {Battai, Abdallah}, title = {Steuerung eines Keithley 2400 Sourcemeters {\"u}ber eine RS-232 Schnittstelle mit Hilfe von SCPI Befehlen}, doi = {10.26205/opus-3297}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32977}, pages = {46}, year = {2022}, abstract = {Control of a Keithley 2400 Sourcemeters via an RS-232 Interface using SCPI Commands}, language = {de} } @phdthesis{Carpisan2022, type = {Bachelor Thesis}, author = {Carpisan, {\"U}mm{\"u}han}, title = {Programmierung eines ESP32-Mikrocontrollers zur {\"U}berwachung einer Batteriespannung {\"u}ber die LoRaWAN Funktechnologie}, doi = {10.26205/opus-3326}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33268}, pages = {100}, year = {2022}, abstract = {Im Rahmen dieser Abschlussarbeit wird die Kommunikation in LoRaWAN Funktechnologie getestet. Der Fokus ist hier die Programmierung eines ESP32- Mikrocontrollers, der LoRaWAN-Kommunikationsf{\"a}hig ist und Spannungswerte an einer Batterie {\"u}berwacht. Dabei erm{\"o}glicht es die Programmierung des ESP32, die Nutzdaten an einen Netzwerkserver zu senden. Der Abruf der Informationen erfolgt {\"u}ber einen Internetzugriff auf den Netzwerkserver. Zum Test wurde ein Labornetzger{\"a}t und eine Leiterplatte benutzt. Hierbei wurde die Spannung {\"u}ber einen ADC eingelesen und {\"u}ber LoRaWAN an den Netzwerkserver weitergeleitet.}, language = {de} } @phdthesis{Shi2022, type = {Master Thesis}, author = {Shi, Yanchen}, title = {Power Simulation of a MIPS microAptiv UP Core implemented as a virtual ASIC prototype in a 65nm CMOS technology}, doi = {10.26205/opus-3217}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32171}, pages = {93}, year = {2022}, abstract = {This thesis presents a power simulation of a MIPS MicroAptiv UP Core implemented as a virtual ASIC prototype using Taiwan Semiconductor Manufacturing Company(TSMC) 65 nm CMOS technology. Based on the MIPS instruction set program data is generated and introduced in the simulation by means of initialization files. Before the simulation, technology specific SRAM modules are integrated into theMIPS core. Two different programs are used for power characterization. The first program performs frequent memory accesses by means of load/store word instructions, while the second program is a loop which operates on registers only and mainly increments addresses. The simulation is based on a virtual prototype which is generated by synthesis and place \& route including post-layout parasitic extractions. The stimuli for the power extraction is generated via gate-level simulation and forwarded to the power calculation engine. The effect of X-propagation on gate-level simulations is avoided by modifying the address-related statements in the execution data path module, which use another form of 2 to 1 multiplexer, setting the output to zero for all input signals even with an initial value of 'x' without changing the functionality. Finally, the consumed power is provided by reports generated by the power simulation engine. The memory-centric program consumes 35.39mW of internal power using instructions, which is 0.73mW less than the internal power of the register-centric program, and the overall average power is also lower by almost 0.7mW.}, language = {en} } @phdthesis{Ben Hamouda2022, type = {Bachelor Thesis}, author = {Ben Hamouda, Omar}, title = {Konfiguration eines STM32-Mikrocontrollers als ein-stellbare Referenzspannungsquelle mit SCPI-Schnittstelle}, doi = {10.26205/opus-3289}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32890}, pages = {73}, year = {2022}, abstract = {Konfiguration eines STM32-Mikrocontrollers als einstellbare Referenzspannungsquelle mit SCPI-Schnittstelle}, language = {de} } @phdthesis{Mneja2022, type = {Bachelor Thesis}, author = {Mneja, Mehdi}, title = {FPGA-Implementierung einer Ringoszillator basierten Physically Unclonable Function}, doi = {10.26205/opus-3327}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-33271}, year = {2022}, abstract = {Physical Unclonable Functions (PUFs) sind Schaltkreisprimitive, die abh{\"a}ngig von den unkontrollierbaren Schwankungen im Herstellungsprozess chip-spezifische und einzigartige Ausgaben erzeugen. Diese kosteng{\"u}nstigen und hocheffizienten Strukturen haben eine breite Palette von Anwendungsbereichen einschließlich Authentifizierung, Schl{\"u}sselgenerierung und IP-Schutz. In dieser Arbeit geht es um die FPGA-Implementierung einer Ringoszillator basierten Physically Unclonable Function, die mit dem Yosys-Framework auf einem Gatemate FPGA der Firma Cologne Chip implementiert werden soll.}, language = {de} } @phdthesis{Karmadi2022, type = {Bachelor Thesis}, author = {Karmadi, Idriss}, title = {FPGA Implementierung einer SRAM basierten Physically Unclonable Function}, address = {Dortmund}, doi = {10.26205/opus-3293}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-32932}, pages = {63}, year = {2022}, abstract = {Die vorliegende Arbeit befasst sich mit der FPGA Implementierung einer SRAM basierten Physically Unclonable Function, welche unter Verwendung der Synthesesoftware Yosys umgesetzt werden soll. Nach einer notwendigen Einf{\"u}hrung in das GateMate FPGA 1A1 wird ein umfassender {\"U}berblick auf ein Block RAM (BRAM) gegeben. Basierend auf der VHDL Sprache wird ein Modul erstellt, das aus verschiedenen Untermodulen besteht, um die Daten des BRAMs {\"u}ber eine serielle Schnittstelle zu transferieren. Als Ergebnis werden die Daten ausgelesen und ausgewertet.}, language = {de} }