@techreport{OPUS4-1825, title = {"Messendes Endoskop"}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-18254}, pages = {5}, year = {2017}, abstract = {Forschungsbericht Projektleitung: J{\"o}rg Thiem Wiss. Mitarbeit: Dennis Schuldt Stud. Mitarbeit: Carsten Lenz, Fatih Tanriverdi, Semir Mustedanagic Kooperationspartner: Marienkrankenhaus Schwerte, Frauenklinik F{\"o}rderung: Hochschulinterne Forschungsf{\"o}rderung}, language = {de} } @article{Gr{\"a}ßerTeschSchmittetal.2021, author = {Gr{\"a}ßer, Felix and Tesch, Falko and Schmitt, Jochen and Abraham, Susanne and Malberg, Hagen and Zaunseder, Sebastian}, title = {A pharmaceutical therapy recommender system enabling shared decision-making}, series = {User Modeling and User-Adapted Interaction}, volume = {2021}, issn = {0924-1868}, year = {2021}, language = {en} } @article{Gr{\"a}ßerTeschSchmittetal.2021, author = {Gr{\"a}ßer, Felix and Tesch, Falko and Schmitt, Jochen and Abraham, Susanne and Malberg, Hagen and Zaunseder, Sebastian}, title = {A pharmaceutical therapy recommender system enabling shared decision-making}, series = {User Modeling and User-Adapted Interaction}, issn = {0924-1868}, year = {2021}, language = {en} } @article{WoyczykFleischhauerZaunseder2021, author = {Woyczyk, Alexander and Fleischhauer, Vincent and Zaunseder, Sebastian}, title = {Adaptive Gaussian mixture model driven level set segmentation for remote pulse rate detection}, series = {IEEE Journal of Biomedical and Health Informatics}, volume = {25 (2021)}, number = {5}, issn = {2168-2194}, pages = {1361 -- 1372}, year = {2021}, language = {en} } @phdthesis{Rizwan2018, type = {Master Thesis}, author = {Rizwan, Ahmad}, title = {Analog and Digital CMOS Circuit Design for the Control System of ATLAS Pixel Detector}, doi = {10.26205/opus-3055}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30554}, pages = {114}, year = {2018}, abstract = {This Master thesis is part of an effort to implement the planned upgrade High- Luminosity Large Hadron Collider (HL-LHC) at CERN Geneva/Switzerland. The ATLAS Pixel Detector which is installed at the LHC is also getting among others a new detector control system (DCS) update. Each module in the Detector Control System will have an integrated DCS chip which includes on-chip shunt and Linear regulators, ADC, bypass transistor and a modified I2C slave node. In this master thesis, Shunt and Linear regulators are explained and simulated using the Globalfoundaries 130nm CMOS designkit. A Kuijk bandgap reference based Power-On-Reset (POR) circuit is explained and designed in detail. The design of the POR includes an implementation with CMOS instead of diodes or bipolar transistors. It was simulated using Globelfoundaries 130nm CMOS designkit. Finally, a layout was developed for fabrication. The DCS system needs DCS bridge controllers which include a Controller Area Network (CAN) node and a modified I2C master node. For this purpose CAN and CANopen standards are explained in detail for implementation.}, language = {de} } @book{Gustrau2018, author = {Gustrau, Frank}, title = {Angewandte Feldtheorie}, publisher = {Fachbuchverlag Leipzig im Carl Hanser Verlag}, address = {M{\"u}nchen}, isbn = {978-3-446-45671-6}, pages = {280}, year = {2018}, language = {de} } @phdthesis{Reiners2019, type = {Master Thesis}, author = {Reiners, Jan-Morten}, title = {Charakterisierung und Analyse vom Reverse and Forward Body Biasing als Durchsatz- und Leistungsoptimierungstechnik f{\"u}r Multi-Core Mikrocontroller}, doi = {10.26205/opus-3057}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30571}, pages = {85}, year = {2019}, abstract = {Diese Masterthesis besch{\"a}ftigt sich im Rahmen des Testchips TC1.5 der Infineon Austria AG mit der Analyse und Charakterisierung des Reverse und Forward Body Biasing mit differentieller Spannungsskalierung. In einem theoretischen Grundlagenteil werden dem Leser zun{\"a}chst die Beweggr{\"u}nde sowie die n{\"o}tigen Informationen der zugrunde liegenden Halbleiter-Technologie vermittelt, um ihn an die Thematik des Body Biasing und der Power Management Einheiten heranzuf{\"u}hren. Es folgt die Beschreibung des AurixPlus-digital EVR and PMS Testchips (Version 1.5) hinsichtlich seiner Struktur und Funktionalit{\"a}t. Den Kern der Arbeit bilden der Aufbau eines teilweise automatisieren Messplatzes, die Entwicklung einer Testsoftware (Python, C\#), die Erarbeitung von Test Spezifikationen sowie die Durchf{\"u}hrung entsprechender Messungen zur Analyse und Charakterisierung. Die Ergebnisse dieser Messungen werden im Anschluss eingehend besprochen und mit Bezug auf zuk{\"u}nftige Entwicklungen in diesem Bereich bewertet.}, language = {de} } @book{Gustrau2023, author = {Gustrau, Frank}, title = {Electromagnetic Design}, publisher = {Hanser}, address = {M{\"u}nchen}, isbn = {978-3-446-47418-5}, pages = {330}, year = {2023}, language = {de} } @phdthesis{Achtelik2019, type = {Master Thesis}, author = {Achtelik, Raphael}, title = {Entwicklung einer elektronischen Last zur Pr{\"u}fung von Spannungsversorgungen in der Produktentwicklung}, doi = {10.26205/opus-3068}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30681}, pages = {58}, year = {2019}, abstract = {In dieser Masterarbeit wird die Entwicklung einer elektronischen Last zur Pr{\"u}fung von Spannungsversorgungen in der Produktentwicklung beschrieben. Basierend auf den Ergebnissen einer vorherigen Arbeit, wurde ein Schaltplan entwickelt. Die theoretischen Grundlagen des in diesem Schaltplan verwendeten Regelkreises werden erl{\"a}utert und die Instabilit{\"a}t der Regelung, anhand von Simulationen, aufgezeigt. Anschließend wird eine geeignete Kompensationsschaltung entwickelt und deren Stabilit{\"a}t nachgewiesen. Es folgt die Auswahl von Bauteilen sowie die Worst-Case Betrachtungen der jeweiligen Betriebszust{\"a}nde. Der Erstellung eines Platinen Layouts und einer Programmierung des verwendeten Mikrocontrollers folgen abschließende Funktionstests der erstellten Platine.}, language = {de} } @phdthesis{Krause2018, type = {Master Thesis}, author = {Krause, Matthias}, title = {Entwicklung eines Delay-Locked Loop basierten Time-to- Digital Converters mit Sub-Gate-Delay Aufl{\"o}sung f{\"u}r eine Time-of-Flight Anwendung in 350 nm CMOS Technologie}, doi = {10.26205/opus-3049}, url = {https://nbn-resolving.org/urn:nbn:de:hbz:dm13-30496}, pages = {107}, year = {2018}, abstract = {In dieser Thesis wird ein Time-to-Digital Converter mit einer Sub-Gate-Delay Aufl{\"o}sung, also einer h{\"o}heren Aufl{\"o}sung als die Durchlaufzeit eines in dieser Prozesstechnik realisierten Inverters, mithilfe verschiedener Ans{\"a}tze, wie dem Vernier TDC oder dem Local Passive Interpolation TDC, untersucht. Hierbei wird eine Delay-Locked Loop genutzt, um die Durchlaufzeit der jeweiligen Inverterkette zu regeln. Der Vorteil dieses Ansatzes ist, dass die Durchlaufzeit auch bei PVT-Variationen, also Variation der Prozesscorner, Versorgungsspannung und Temperatur, auf die Referenzperiodendauer eingestellt wird. Somit sind lokale Prozessabweichungen die vorherrschende Quelle f{\"u}r Ungenauigkeiten in der Aufl{\"o}sung des TDC. Die Aufl{\"o}sung kann mithilfe der differentialen und integralen Nichtlinearit{\"a}t beschrieben und ausgewertet werden.}, language = {de} }